加利福尼亞州圣克拉拉市,2022年9月12日——高性能現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)和嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司今日宣布:其搭載Speedster?7t FPGA器件的VectorPath加速卡已通過(guò)PCI-SIG認(rèn)證,并被添加到支持PCIe Gen4 x16的CEM插卡集成商列表中。VectorPath S7t-VG6加速卡設(shè)計(jì)旨在為人工智能(AI)、機(jī)器學(xué)習(xí)(ML)、網(wǎng)絡(luò)和數(shù)據(jù)中心應(yīng)用開(kāi)發(fā)高性能計(jì)算和加速功能,同時(shí)縮短上市時(shí)間。VectorPath加速卡現(xiàn)已上市,可實(shí)現(xiàn)即刻下單即刻發(fā)貨。
交互式人工智能(CAI)使用機(jī)器學(xué)習(xí)(ML)的子集深度學(xué)習(xí)(DL),通過(guò)機(jī)器實(shí)現(xiàn)語(yǔ)音識(shí)別、自然語(yǔ)言處理和文本到語(yǔ)音的自動(dòng)化。
隨著數(shù)據(jù)中心、人工智能、自動(dòng)駕駛、5G、計(jì)算存儲(chǔ)和先進(jìn)測(cè)試等應(yīng)用的數(shù)據(jù)量和數(shù)據(jù)流量不斷增大,不僅需要引入高性能、高密度FPGA來(lái)發(fā)揮其并行計(jì)算和可編程硬件加速功能,而且還對(duì)大量數(shù)據(jù)在FPGA芯片內(nèi)外流動(dòng)提出了更高的要求。于是,在FPGA芯片中集成包括片上二維網(wǎng)絡(luò)(2D NoC)和各種最新高速接口的新品類(lèi)FPGA芯片應(yīng)運(yùn)而生,成為FPGA產(chǎn)業(yè)和相關(guān)應(yīng)用的新熱點(diǎn)。
將終端用戶設(shè)備連接到中央電信網(wǎng)絡(luò)和云的無(wú)線接入網(wǎng)(RAN)和相關(guān)的核心網(wǎng)絡(luò)層次結(jié)構(gòu),對(duì)于構(gòu)建無(wú)處不在的蜂窩網(wǎng)絡(luò)連接至關(guān)重要,它將擴(kuò)大該技術(shù)所支持的應(yīng)用場(chǎng)景的數(shù)量和廣度。在制定開(kāi)發(fā)和實(shí)施5G RAN和核心設(shè)備戰(zhàn)略時(shí),要對(duì)5G的要求有一個(gè)深層次的理解,并了解該技術(shù)將在何處、如何以及何時(shí)發(fā)展,有助于管理預(yù)期。
隨著旨在解決現(xiàn)代算法加速工作負(fù)載的設(shè)備越來(lái)越多,就必須能夠在高速接口之間和整個(gè)器件中有效地移動(dòng)高帶寬數(shù)據(jù)流。Achronix的Speedster?7t獨(dú)立FPGA芯片可以通過(guò)集成全新的、高度創(chuàng)新的二維片上網(wǎng)絡(luò)(2D NoC)來(lái)處理這些高帶寬數(shù)據(jù)流。Achronix的FPGA中特有的2D NoC實(shí)現(xiàn)是一種創(chuàng)新,它與用可編程邏輯資源來(lái)實(shí)現(xiàn)2D NoC的傳統(tǒng)方法相比,有哪些創(chuàng)新和價(jià)值呢?本白皮書(shū)討論了這兩種實(shí)現(xiàn)2D NoC的方法,并提供了一個(gè)示例設(shè)計(jì),以展示與軟2D NoC實(shí)現(xiàn)相比,Achronix 2D NoC是如何去提高性能、減少面積并縮短設(shè)計(jì)時(shí)間。
百億美元硬件加速器市場(chǎng)正經(jīng)歷生態(tài)重構(gòu),Achronix以獨(dú)有產(chǎn)品組合另辟蹊徑,它帶給那些比它大很多的伙伴們不只是生意,還有工程創(chuàng)新和生態(tài)
江先生加入Achronix以助其在全球范圍內(nèi)推動(dòng)高性能FPGA和eFPGA IP解決方案的銷(xiāo)售
Cassidy先生為Achronix的董事會(huì)帶來(lái)了其超過(guò)三十年的半導(dǎo)體和制造經(jīng)驗(yàn)
在過(guò)去三百年間,工業(yè)領(lǐng)域取得了長(zhǎng)足的進(jìn)步。機(jī)器設(shè)備最初于18世紀(jì)問(wèn)世,主要以水和蒸汽為動(dòng)力,并引發(fā)了18世紀(jì)末的工業(yè)革命(通常被稱為工業(yè)1.0)。盡管流水組裝線的概念可以追溯到中國(guó)古代的青花瓷制作,但直到19世紀(jì)末,亨利·福特才設(shè)立了第一條電動(dòng)流水線,形成了工業(yè)2.0的框架。
隨著互聯(lián)網(wǎng)時(shí)代的到來(lái),人類(lèi)所產(chǎn)生的數(shù)據(jù)發(fā)生了前所未有的、爆炸性的增長(zhǎng)。IDC預(yù)測(cè),全球數(shù)據(jù)總量將從2019年的45ZB增長(zhǎng)到2025年的175ZB[1]。同時(shí),全球數(shù)據(jù)中近30%將需要實(shí)時(shí)處理,因而帶來(lái)了對(duì)FPGA等硬件數(shù)據(jù)處理加速器的需求。如圖1所示。
為了適應(yīng)未來(lái)硬件加速、網(wǎng)絡(luò)加速對(duì)片外存儲(chǔ)器的帶寬需求,目前市面上的高端FPGA主要采用了兩種解決方法。第一種最常見(jiàn)的就是HBM2高帶寬存儲(chǔ)器,2016年1月,HBM的第二代技術(shù)HBM2正式成為工業(yè)標(biāo)準(zhǔn)。集成了HBM2存儲(chǔ)器的高端FPGA可以提供高達(dá)460GB/s的帶寬,但是因?yàn)镠BM2技術(shù)工藝要求高,目前芯片的良率和產(chǎn)量都會(huì)受到很大的影響,所以集成HBM2的高端FPGA成本一直居高不下。第二種是GDDR6存儲(chǔ)器,2018年,GDDR6發(fā)布,數(shù)據(jù)速率達(dá)到了16Gbps。Achronix看中了GDDR6在數(shù)據(jù)存儲(chǔ)中的帶寬優(yōu)勢(shì),在新一代7nm工藝的Speedster7t FPGA集成了GDDR6硬核控制器,最高可支持高達(dá)512GB/s的帶寬,同時(shí)可以有效地控制使用成本。
Achronix 最新基于臺(tái)積電(TSMC)的7nm FinFET工藝的Speedster7t FPGA器件包含了革命性的新型二維片上網(wǎng)絡(luò)(2D NoC)。2D NoC如同在FPGA可編程邏輯結(jié)構(gòu)上運(yùn)行的高速公路網(wǎng)絡(luò)一樣,為FPGA外部高速接口和內(nèi)部可編程邏輯的數(shù)據(jù)傳輸提供了超高帶寬。
聯(lián)合解決方案可提供基于FPGA的、高速可編程的解決方案
雙方的合作將加快基于Speedster7t FPGA和Speedcore eFPGA IP的解決方案的開(kāi)發(fā)
得益于大數(shù)據(jù)的興起和計(jì)算能力的快速提升,機(jī)器學(xué)習(xí)技術(shù)近年來(lái)經(jīng)歷了革命性的發(fā)展。
mikeniu
jameswangchip
liqinglong1023