1 引 言SDRAM的特點(diǎn)是大容量和高速度。其單片容量可達(dá)256Mb或更高,工作速度可達(dá)100~200MHz以上,但是其控制方式比EDO/FP DRAM復(fù)雜得多。目前,許多嵌入式設(shè)備的大容量存儲(chǔ)器都采用SDRAM來(lái)實(shí)現(xiàn)。在設(shè)計(jì)中采用SDRAM
在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個(gè)簡(jiǎn)單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場(chǎng)可編程門
在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個(gè)簡(jiǎn)單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場(chǎng)可編程門
Xilinx ESL計(jì)劃為傳統(tǒng)的DSP系統(tǒng)設(shè)計(jì)人員帶來(lái)功能強(qiáng)大的FPGA協(xié)處理器 傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品
邏輯設(shè)計(jì)領(lǐng)域正在發(fā)生根本變化。新一代設(shè)計(jì)工具幫助軟件開發(fā)者將其算法表達(dá)直接轉(zhuǎn)換成硬件,而無(wú)需學(xué)習(xí)傳統(tǒng)的硬件設(shè)計(jì)技術(shù)。這些工具及相關(guān)設(shè)計(jì)方法學(xué)一起被歸類為電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì),廣泛地指從比目前主流的寄存
您是否曾想在您的 FPGA 設(shè)計(jì)中使用先進(jìn)的視頻壓縮技術(shù),卻發(fā)現(xiàn)實(shí)現(xiàn)起來(lái)太過(guò)復(fù)雜?現(xiàn)在您無(wú)需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。視頻
對(duì)于大多數(shù)使用 FPGA的嵌入式系統(tǒng)設(shè)計(jì)人員來(lái)說(shuō),基于微處理器核的 SoC 結(jié)構(gòu)正在成為主流。據(jù)調(diào)查,目前有五分之一的 FPGA 設(shè)計(jì)使用了軟處理器核,調(diào)查還發(fā)現(xiàn)大多數(shù) FPGA 設(shè)計(jì)人員希望今后都使用軟處理器核,并渴望使
多年來(lái),Xilinx公司的可編程邏輯技術(shù)始終扮演著ASIC替代解決方案的角色。過(guò)去十多年來(lái),每次當(dāng)ASIC技術(shù)實(shí)現(xiàn)摩爾定律的預(yù)期,Xilinx FPGA和CPLD都迅速填補(bǔ)了由此而留下的間隙。最近,有些ASIC制造商推出了稱為結(jié)構(gòu)化A
l 引 言UART(Universal Asynchronous Receiver/Transmitter,通用異步收發(fā)器)是用于控制CPU與串行設(shè)備通信的芯片,將由CPU傳送過(guò)來(lái)的并行數(shù)據(jù)轉(zhuǎn)換為輸出的串行數(shù)據(jù)流。將系統(tǒng)外部來(lái)的串行數(shù)據(jù)轉(zhuǎn)換為字節(jié),供系統(tǒng)內(nèi)部
近幾年基于MPEC-2的DVB普通數(shù)字電視在美國(guó)、南美、亞洲、大洋洲和非洲通過(guò)衛(wèi)星進(jìn)行廣播。基于MPEG-2/DVB的多路節(jié)目復(fù)用器是數(shù)字電視傳輸系統(tǒng)的關(guān)鍵設(shè)備之一,因此,它的研發(fā)顯得尤為重要。目前,復(fù)用器的設(shè)計(jì)方案主
Xilinx公司日前推出其首款用于汽車設(shè)計(jì)中實(shí)現(xiàn)控制器局域網(wǎng)(CAN)的FPGA IP內(nèi)核can logicore。 CAN LogiCORE由Xilinx的Hyderabad開發(fā)中心設(shè)計(jì),該產(chǎn)品的推出進(jìn)一步完善了Xilinx Automotive(XA)的PLD家族。CAN LogiCORE
FPGA配置兩種模式:主動(dòng)配置和被動(dòng)配置方式,采用主動(dòng)配置下,我們就需要一片F(xiàn)LASH來(lái)存儲(chǔ)FPGA固件,那么我們?cè)谏?jí)固件寫FLASH的過(guò)程中如何避免因意外情況發(fā)生導(dǎo)致升級(jí)失敗
通常所說(shuō)的JTAG大致分兩類,一類用于測(cè)試芯片的電氣特性,檢測(cè)芯片是否有問題;一類用于Debug。一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。一個(gè)含有JTAG Debug接口模塊的CPU,
在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用。
第一章Modelsim編譯Xilinx庫(kù) 本章介紹如何編譯HDL必須的Xilinx庫(kù)和結(jié)構(gòu)仿真。 創(chuàng)建將被編譯庫(kù)的目錄 在編譯庫(kù)之前,最好先建立一個(gè)目錄(事實(shí)上必須建立一個(gè)目錄),步驟如下。(假設(shè)Modelsim的安裝目錄是“$Modeltech
使用這些設(shè)計(jì)技巧和ISE功能分析工具來(lái)控制功耗 新一代 FPGA的速度變得越來(lái)越快,密度變得越來(lái)越高,邏輯資源也越來(lái)越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計(jì)抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從顯
摘 要:為了解決嵌入式實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)中,高速采集數(shù)據(jù)量大,而處理器的處理速度有限的矛盾,保證數(shù)據(jù)不丟失并提高處理器的數(shù)據(jù)吞吐率,文中提出一種基于FPGA(現(xiàn)場(chǎng)可編程門陣列) 實(shí)現(xiàn)的最優(yōu)FIFO(先入先出存儲(chǔ)器)
摘要:介紹一種利用矢量旋轉(zhuǎn)的CORDIC(COordination Rotation DIgital Computer)算法實(shí)現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器(NCO)的方法。推導(dǎo)了CORDIC算法產(chǎn)生正余弦信號(hào)的實(shí)現(xiàn)過(guò)程,給出了在FPGA 中設(shè)計(jì)數(shù)控振蕩器的頂層
本文選用FPGA實(shí)現(xiàn)數(shù)據(jù)處理、邏輯控制,充分利用PC機(jī),結(jié)合Labwindows圖形化上層應(yīng)用軟件界面生成的虛擬測(cè)試系統(tǒng)具有較強(qiáng)的競(jìng)爭(zhēng)力。本系統(tǒng)在FPGA單板單片主控器件控制下,實(shí)現(xiàn)兩路獨(dú)立、幅值可控的信號(hào)
摘要:提出一種新穎的數(shù)字化高精度電源控制調(diào)節(jié)方案。由于數(shù)字器件的迅速發(fā)展,有效推動(dòng)了電源系統(tǒng)的發(fā)展。同時(shí),許多特殊應(yīng)用領(lǐng)域?qū)﹄娫吹木W(wǎng)絡(luò)化管理、以及針對(duì)多樣化的電源拓?fù)浣Y(jié)構(gòu)的易重置性等均提出了新的要求。對(duì)