www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 單片機 > FPGA之旅
[導(dǎo)讀]本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的例程。本例將通過signal top實時采集波形,確定采集到的數(shù)據(jù)是正確了(數(shù)據(jù)中帶了校驗)。

一. 簡介

本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的例程。本例將通過signal top實時采集波形,確定采集到的數(shù)據(jù)是正確了(數(shù)據(jù)中帶了校驗)。


二. DHT11傳感器簡介

應(yīng)用電路如下,和DS18B20一樣,只需要一根數(shù)據(jù)線與FPGA進行通信。每次通信都是FPGA發(fā)起的,隨后DHT11會輸出40bit的數(shù)據(jù)給FPGA。溫度測試范圍為0-50℃,濕度測試范圍為20-90%RH(相對濕度),簡單了解一下即可。


三. 數(shù)據(jù)傳輸過程

數(shù)據(jù)傳輸一共包括三個部分

  • 開始采集 : FPGA拉低數(shù)據(jù)線,然后釋放,等等DHT11響應(yīng)

  • 數(shù)據(jù)采集 : 這部分一共需要傳輸40bit的數(shù)據(jù),分別為(高到底) 8bit濕度整數(shù)位,8bit濕度小數(shù)位,8bit溫度整數(shù)位,8bit溫度小數(shù)位,8bit校驗和。校驗和 = 數(shù)據(jù)之和,通過這個可以判斷接收到的數(shù)據(jù)是否正確。

  • 采集結(jié)束:從機拉低約50us后,主機拉低

官方圖如下,下面詳細(xì)說明一下各個部分。


1

開始采集

從圖中可以看到,開始采集包括兩個部分,主機和從機。主機先拉低總線18ms,然后拉高20-40us后釋放總線,然后從機響應(yīng)拉低總線80us后,拉高總線80us,就完成了。這里的拉低拉高時間都不是一個固定值,可以根據(jù)實際情況來決定。


2

數(shù)據(jù)傳輸

開始采集結(jié)束后,就是數(shù)據(jù)傳輸了,一根總線最關(guān)心的問題就是如何表示數(shù)據(jù)1和數(shù)據(jù)0了。


數(shù)據(jù)0表示如下

數(shù)據(jù)1表示如下


可以看到,無論是數(shù)據(jù)0還是數(shù)據(jù)1,總線拉低的時間都是一樣的,所以在判斷數(shù)據(jù)0和數(shù)據(jù)1,只需要根據(jù)高電平的持續(xù)時間即可。


3

采集結(jié)束

在從機拉低50us后,F(xiàn)PGA將總線拉高即可。


以上就是DHT11數(shù)據(jù)傳輸?shù)娜績?nèi)容,還是比較容易的哈。



四. 代碼實現(xiàn)

(一). 狀態(tài)機確定


通過上面的時序圖,可以確定,采集過程可以大致分為六個階段,其中請求部分可以分為FPGA請求和DHT11應(yīng)答兩個部分,具體如下。

localparam S_IDLE          = 'd0;  //空閑態(tài)localparam S_START_FPGA    =    'd1; //FPGA請求采集數(shù)據(jù)開始localparam S_START_DHT11   = 'd2;  //DHT11開始請求應(yīng)答localparam S_DATA          =    'd3; //數(shù)據(jù)傳輸localparam S_STOP          = 'd4;  //數(shù)據(jù)結(jié)束localparam S_DOEN          =    'd5; //數(shù)據(jù)采集完成

(二). 計時周期數(shù)確定


在時序圖中,提到了18ms,26-28us,20-40us,50us,70us,80us等等,但是經(jīng)過分析后,并不需要定義這么多個計時周期數(shù),只需要定義兩個即可。為什么只定義這兩個就可以了呢?


在時序圖中,需要FPGA判斷時間的,有兩個位置,一個是FPGA拉低18ms以上,另外一個是判斷數(shù)據(jù)表示是數(shù)據(jù)0還是數(shù)據(jù)1。第一個很清楚就是18ms。數(shù)據(jù)0表示的數(shù)據(jù)位26-28us,為了保險起見,這里設(shè)置為35us,如果高電平的持續(xù)時間低于35us,那么就表示數(shù)據(jù)0。

//時鐘為50MHZ,20nslocalparam  TIME18ms = 'd1000_099;    //開始態(tài)的拉低18ms,900_000個時鐘周期,這里適當(dāng)?shù)难娱L了拉低時間。localparam  TIME35us = 'd1_750; //數(shù)據(jù)傳輸過程中,數(shù)據(jù)0拉高的出現(xiàn)

在編寫代碼的時候,低電平是不需要處理的,只需要通過下降沿當(dāng)前的傳輸狀態(tài)即可。例如說在dht11響應(yīng)的階段,只需要判斷是否產(chǎn)生了下降沿,至于其高電平和低電平各種持續(xù)了多長的時間,這個可以忽略。


(三). 狀態(tài)轉(zhuǎn)移編寫


從狀態(tài)轉(zhuǎn)移條件可以看到,都是通過下降沿,和周期計數(shù)來作為條件進行轉(zhuǎn)移的。

always@(*)begin case(state) S_IDLE: if(dht11_req == 1'b1) //數(shù)據(jù)采集請求過來進入開始態(tài) next_state <= S_START_FPGA; else next_state <= S_IDLE; S_START_FPGA:  if((DHT11_Cnt >= TIME18ms) && dht11_negedge == 1'b1) //FPGA請求結(jié)束結(jié)束 next_state <= S_START_DHT11; else next_state <= S_START_FPGA; S_START_DHT11: if((DHT11_Cnt > TIME35us) && dht11_negedge == 1'b1) //延時一段時間后,通過判斷dht11總線的下降沿,是否結(jié)束響應(yīng) next_state <= S_DATA; else next_state <= S_START_DHT11; S_DATA: if(DHT11Bit_Cnt == 'd39 && dht11_negedge == 1'b1) //接收到40bit數(shù)據(jù)后,進入停止態(tài) next_state <= S_STOP; else next_state <= S_DATA; S_STOP: if(DHT11_Cnt == TIME35us + TIME35us) //數(shù)據(jù)傳輸完成后,等待總線拉低50us,這里是70us next_state <= S_DOEN; else next_state <= S_STOP; S_DOEN: next_state <= S_IDLE;  default: next_state <= S_IDLE; endcaseend


(四). 采集數(shù)據(jù)存儲


根據(jù)手冊的指示,先發(fā)送高位,后發(fā)送低位,按照條件來進行存儲即可。

/*接收數(shù)據(jù)存儲*/always@(posedge sys_clk or negedge rst_n)begin if(rst_n == 1'b0) dht11_data <= 'd0; else if(state == S_DATA) if((DHT11_Cnt <= TIME35us + 'd3000) && dht11_negedge == 1'b1) //'d3000為低電平時間(這個是有必要的),高電平持續(xù)時間低于35us認(rèn)為是數(shù)據(jù)0 dht11_data <= {dht11_data[38:0],1'b0}; else if(dht11_negedge == 1'b1) dht11_data <= {dht11_data[38:0],1'b1}; else dht11_data <= dht11_data; else dht11_data <= dht11_data;end

最后通過signal tap獲取到的數(shù)據(jù)如下。

計數(shù)校驗和,2C + 02 + 1C + 06 = 50,可以知道數(shù)據(jù)采集正確。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉