摘要: 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對單個串口全雙工傳輸不足以應(yīng)對多種數(shù)據(jù)類型同時輸入輸出的情形,設(shè)計并實現(xiàn)了一種面向多串口不同類型
隨著IEEE Std 1394-1995技術(shù)的高速發(fā)展,IEEE 1394已經(jīng)成為眾多電子設(shè)備基本的外部接口。然而,要進一步擴展它的適用領(lǐng)域,就必須克服其接口被限制工作在較短距離以及不適用于較高數(shù)據(jù)傳輸率的缺陷。IEEE Std 1394
在現(xiàn)有的民用、軍用通信系統(tǒng)的眾多應(yīng)用領(lǐng)域中,為了實現(xiàn)高速率數(shù)據(jù)傳輸,提高頻譜利用率,必須采用帶寬效率更高的編碼、調(diào)制技術(shù)。在眾多的調(diào)制方式中,連續(xù)相位調(diào)制信號(CPM 信號)具有恒包絡(luò)特性,它用于承載信息
D/A 轉(zhuǎn)換器作為連接數(shù)字系統(tǒng)與模擬系統(tǒng)的橋梁,不僅要求快速、靈敏,而且線性誤差、信噪比和增益誤差等也要滿足系統(tǒng)的要求[1]。因此,研究DAC 芯片的測試方法,對高速、高分辨率DAC 芯片的研發(fā)具有十分重要的意義。
全球領(lǐng)先的半導(dǎo)體設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司日前宣布推出HAPS?-600 系列,這是其HAPS系列基于現(xiàn)場可編程門陣列(FPGA)原型驗證系統(tǒng)中容量最高的一款產(chǎn)品。HAPS-600系列將基于F
基于Spantan FPGA的多路數(shù)字量采集模塊設(shè)計
全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))近日宣布,全球第一批Kintex-7 325T 現(xiàn)場可編程門陣列(FPGA)開始發(fā)貨,標志著其7系列FPGA正式推出, 成為業(yè)界推出最快的28nm新一代可編程邏輯器件
繼在40納米節(jié)點上落后于Altera之后,可編程邏輯器件廠商賽靈思(Xilinx)取得明顯成長,在28納米節(jié)點再度從Altera手中奪回技術(shù)領(lǐng)先地位。(相關(guān)閱讀:分析師:賽靈思可能領(lǐng)先于Altera進入28納米節(jié)點)該公司日前宣布
21ic訊,全球領(lǐng)先的半導(dǎo)體設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布推出HAPS®-600 系列,這是其HAPS系列基于現(xiàn)場可編程門陣列(FP
全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,全球第一批Kintex™-7 325T 現(xiàn)場可編程門陣列(FPGA)開始發(fā)貨,標志著其7系列FPGA正式推出, 成為業(yè)界推出最快的28nm新一代可編程邏輯器件產(chǎn)品。
全球領(lǐng)先的半導(dǎo)體設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)和可編程邏輯行業(yè)領(lǐng)導(dǎo)者Xilinx公司(納斯達克股票市場代碼:XLNX),日前宣布推出《基于FPGA的原型方法手冊》一書(FPMM),這是一本以FPGA為平臺進行系統(tǒng)級芯片(SoC)開發(fā)的實用指南。
摘要:介紹LED顯示屏的工作原理,提出大屏幕LED圖文顯示屏控制系統(tǒng)MCU+FPGA的設(shè)計方案。單片機系統(tǒng)負責接收和存儲上位機LED點陣數(shù)據(jù),F(xiàn)PGA控制器完成顯示數(shù)據(jù)的轉(zhuǎn)換、動態(tài)掃描并驅(qū)動大屏幕LED顯示屏。FPGA控制器由VH
摘要:介紹LED顯示屏的工作原理,提出大屏幕LED圖文顯示屏控制系統(tǒng)MCU+FPGA的設(shè)計方案。單片機系統(tǒng)負責接收和存儲上位機LED點陣數(shù)據(jù),F(xiàn)PGA控制器完成顯示數(shù)據(jù)的轉(zhuǎn)換、動態(tài)掃描并驅(qū)動大屏幕LED顯示屏。FPGA控制器由VH
為了滿足目前對數(shù)據(jù)處理速度的需求,設(shè)計了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點設(shè)計了控制系統(tǒng)的硬件部分,詳細闡述了電源、地和濾波器的設(shè)計。設(shè)計了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對DDS AD9910各個控制寄存器的設(shè)置與時序進行詳細說明,最后給出了實驗結(jié)果。實驗結(jié)果證明輸出波形質(zhì)量高、效果好。對于頻率源的設(shè)計與實現(xiàn)具有工程實踐意義。
提出一種基于FPGA的跳擴頻信號發(fā)送系統(tǒng)設(shè)計方案,系統(tǒng)硬件以FPGA為核心,將基帶處理和中頻調(diào)制完全集成在FPGA芯片內(nèi)部,采用新型的高速DDS(Direct Digital Syntlaesis)AD9951芯片和高速數(shù)模轉(zhuǎn)換器來輔助電路完成信號的產(chǎn)生和發(fā)送。介紹了系統(tǒng)軟件控制流程,以及系統(tǒng)設(shè)計中關(guān)鍵技術(shù)的研究與實現(xiàn)。系統(tǒng)軟件利用QuanusⅡ8.0開發(fā)平臺,使用VHDL語言設(shè)計實現(xiàn)。借助Matlab和Multisire 10.1高頻電路仿真軟件分析和優(yōu)化系統(tǒng)。系統(tǒng)采用數(shù)字化的相對相移鍵控(DQPSK)調(diào)制,整體發(fā)送數(shù)據(jù)速率4.8 kb/s,在108~155.975 MHz范圍內(nèi)實現(xiàn)寬間隔跳頻發(fā)送數(shù)據(jù)。
針對光纖微擾動傳感器的高速數(shù)據(jù)處理問題,設(shè)計一種以XC4VSX25為核心,具有數(shù)據(jù)采集功能、存儲功能、LCD顯示功能和USB通信功能的系統(tǒng)。利用XC4VSX25帶有的XtremeDSP IP核,通過并行運算解決高速實時數(shù)據(jù)處理問題,并且通過Verilog HDL語言設(shè)計串行結(jié)構(gòu)和并行結(jié)構(gòu),并在ModelSim中對兩種結(jié)構(gòu)進行仿真比較。結(jié)果表明,本系統(tǒng)中并型結(jié)構(gòu)的計算速度是正比于并行度的,可以提高系統(tǒng)處理速度。
摘要:文中設(shè)計的均衡濾波器充分利用FPGA內(nèi)部資源、時間換取空間的方法,在EP1C3系列的FPGA內(nèi)實現(xiàn)1 024階FIR數(shù)字均衡濾波器,并通過重載系數(shù),可實現(xiàn)多種頻率響應(yīng)的均衡特性、簡易數(shù)字均衡濾波器的功能,達到了設(shè)計目
摘要: 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對單個串口全雙工傳輸不足以應(yīng)對多種數(shù)據(jù)類型同時輸入輸出的情形,設(shè)計并實現(xiàn)了一種面向多串口不同類型
基于FPGA+DSP的多串口數(shù)據(jù)通信的實現(xiàn)
基于FPGA的IEEE-1394b雙向數(shù)據(jù)傳輸系統(tǒng)設(shè)計