本心率計在數(shù)字式心率計的基礎(chǔ)上,采用FPGA和VHDL語言實現(xiàn),減少了元器件使用數(shù)量,提高了測量精度和可靠性。該電路能夠?qū)崟r采集并測量人體心跳的瞬時和平均心跳速率,判斷并顯示心率狀態(tài)(即心跳是否正常、是否過快或過慢、是否有心率不齊現(xiàn)象)。如果心率過快或過慢或者有心率不齊現(xiàn)象,那么將用不同顏色發(fā)光管進(jìn)行閃爍報警顯示。
摘要:高速中頻采樣信號處理平臺在實際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計了一個通用處理平臺,并對其主要性能進(jìn)行了測試。實驗與實際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的
基于FPGA+DSP的高速中頻采樣信號處理平臺的實現(xiàn)
基于POWER PC+FPGA架構(gòu)的飛行試驗振動數(shù)據(jù)實時分析系統(tǒng)設(shè)計
本設(shè)計使用硬件描述語言VHDL在FPGA數(shù)字邏輯層面上實現(xiàn)AES加解密,為了系統(tǒng)的擴(kuò)展性和構(gòu)建良好的人機(jī)交互,設(shè)計通過PS/2鍵盤輸入加密密鑰,并將其顯示在LCD上。在軟核MicroBlaze上,通過SPI總線讀寫FIFO和RAM控制射頻芯片CC2420,使系統(tǒng)具有信道選擇、地址識別、自動CRC校驗功能,使系統(tǒng)更加安全、通信誤碼率更低。
摘要 利用異步FIFO實現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗證,利用
摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機(jī)控制數(shù)據(jù)流的方式對FPGA進(jìn)行編程配置,實現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。 關(guān)鍵詞 FPGA;遺傳算法;動態(tài)重構(gòu);單片機(jī)
本設(shè)計使用硬件描述語言VHDL在FPGA數(shù)字邏輯層面上實現(xiàn)AES加解密,為了系統(tǒng)的擴(kuò)展性和構(gòu)建良好的人機(jī)交互,設(shè)計通過PS/2鍵盤輸入加密密鑰,并將其顯示在LCD上。在軟核MicroBlaze上,通過SPI總線讀寫FIFO和RAM控制射頻芯片CC2420,使系統(tǒng)具有信道選擇、地址識別、自動CRC校驗功能,使系統(tǒng)更加安全、通信誤碼率更低。
摘要 利用異步FIFO實現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗證,利用
摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機(jī)控制數(shù)據(jù)流的方式對FPGA進(jìn)行編程配置,實現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。 關(guān)鍵詞 FPGA;遺傳算法;動態(tài)重構(gòu);單片機(jī)
摘要:針對需要切換FPGA器件的配置以實現(xiàn)不同功能的特殊應(yīng)用場合,提出了一種使用大容量的Flash存儲器作配置碼流載體的FPGA多配置系統(tǒng)。該系統(tǒng)采用傳輸速度快的JTAG接口提高了配置碼流的燒寫速度,采用并行從模式減少
基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計 湯書森,劉 棟,李建明 (蘭州大學(xué)信息科學(xué)與工程學(xué)院,蘭州 730000) 摘要:分析了CAN控制器SJA1000的特點及CAN協(xié)議通信格式。設(shè)計了控制器SJA1000的IP軟核,能為應(yīng)用提
摘要:為了方便基于FPGA實現(xiàn)的隨機(jī)數(shù)發(fā)生器的驗證與演示,以CycloneII FPGA芯片EP2C20Q240C8N為核心,設(shè)計實現(xiàn)了隨機(jī)數(shù)發(fā)生器IP核下載與測試的開發(fā)驗證平臺,并詳細(xì)闡述了各模塊的設(shè)計原理及關(guān)鍵技術(shù)。最后,通過下載
為了能更好地實現(xiàn)變電站的自動化和數(shù)字化以及完成變電站系統(tǒng)的實時監(jiān)控、測試,更快捷、直觀地獲得設(shè)備的運行狀態(tài)。介紹了一臺基于ARM+FPGA的電力光纖信號分析儀的設(shè)計與研究,從硬件方面提出了新的設(shè)計方案。這種光纖信號分析儀主要實現(xiàn)對數(shù)字化變電站中通過100 M BaseFX傳輸?shù)母鞣N格式報文的抓取、信息提取、報文解碼、實時存儲及波形顯示等功能。
為實現(xiàn)智能儀器的遠(yuǎn)程控制,提高控制系統(tǒng)的速度,采用現(xiàn)場可箱程門陣列(FPGA)芯片、USB芯片等實現(xiàn)了智能儀器遠(yuǎn)程控制系統(tǒng)的設(shè)計。重點介紹RS 232與USB的接口轉(zhuǎn)換原理及FPGA程序設(shè)計和仿真。系統(tǒng)采用先入先出存儲器和有限狀態(tài)機(jī)實現(xiàn)了RS 232與USB的接口轉(zhuǎn)換,并實現(xiàn)上位機(jī)的控制、數(shù)據(jù)處理等功能。系統(tǒng)可大大減少上位機(jī)的工作量,不僅可以用于實驗室也可應(yīng)用在工業(yè)生產(chǎn)中。
本報記者李映 據(jù)IMS研究公司表示,能源設(shè)備(包括半導(dǎo)體照明和可再生能源)半導(dǎo)體市場規(guī)模從2009年至2016年的年均增長率為13.7%,“跑”在其他工業(yè)領(lǐng)域之前。半導(dǎo)體廠商都在加緊排兵布陣,將下一個增長點鎖定在新
摘 要: 為實現(xiàn)智能儀器的遠(yuǎn)程控制, 提高控制系統(tǒng)的速度, 采用現(xiàn)場可編程門陣列( FPGA) 芯片、USB 芯片等實現(xiàn)了智能儀器遠(yuǎn)程控制系統(tǒng)的設(shè)計。重點介紹RS 232 與USB 的接口轉(zhuǎn)換原理及FPGA 程序設(shè)計和仿真。系
摘要:射頻識別是一種非接觸自動識別技術(shù),近年來廣泛應(yīng)用于物流管理、車輛收費、門禁管理等方面。UHF頻段RFID技術(shù)由于可實現(xiàn)遠(yuǎn)距離和快速通信而受到越來越多的關(guān)注。文章提出了一款基于ISO/IEC18000-6C協(xié)議的超高頻
摘要:目前數(shù)字相機(jī)逐步取代模擬相機(jī)應(yīng)用在光電測量設(shè)備中,因此圖像處理器也逐漸轉(zhuǎn)化為接收數(shù)字視頻的接口,對數(shù)字圖像處理器檢測的信號發(fā)生器的研制也變得十分迫切。本文介紹了一種基于FPGA的兩種數(shù)字視頻格式輸出
摘要:介紹了一種智能信號轉(zhuǎn)換模塊的設(shè)計方法。這種智能模塊采用了基于FPGA嵌入式軟核系統(tǒng),是基于NiosII軟核處理器的架構(gòu),可以在模塊上完全實現(xiàn)外部總線信號之間相互轉(zhuǎn)換,無需驅(qū)動程序或操作系統(tǒng)的干預(yù)。同時對用