摘要:設計了以FPGA為核心采集模塊,以單片機為顯示控制核心,以TFT彩屏液晶為顯示器件的便攜數(shù)字存儲示波器。通過異步FIFO實現(xiàn)了FPGA中高速數(shù)據(jù)流與單片機處理速度之間的速率匹配。以三總線結(jié)構(gòu)以及控制信號的握手協(xié)
基于NETFPGA的手背靜脈身份認證系統(tǒng)
FPGA在高速互連中的應用
在FPGA中植入嵌入式系統(tǒng)
Altera公司日前宣布,公司榮獲深圳邁瑞生物醫(yī)療電子股份有限公司2010年度“最佳服務獎”。邁瑞公司位于中國深圳,是醫(yī)療設備開發(fā)、生產(chǎn)和銷售的領先廠商。Altera是唯一獲得該獎項的FPGA公司。 在其年度供應商大
21ic訊 Altera公司日前宣布,公司榮獲深圳邁瑞生物醫(yī)療電子股份有限公司 (NYSE: MR) 2010年度“最佳服務獎”。邁瑞公司位于中國深圳,是醫(yī)療設備開發(fā)、生產(chǎn)和銷售的領先廠商。Altera是唯一獲得該獎項的FPG
過去,F(xiàn)PGA在系統(tǒng)設計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運營成本。功能豐富、低成本的FPGA實現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應不斷發(fā)展的標準的靈活性和性能。系統(tǒng)/設計工程師現(xiàn)在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰(zhàn)。
Atmel公司的CAP可定制微控制器為這種挑戰(zhàn)提出了一種可行的解決方案。CAP是一塊基于微控制器的系統(tǒng)級芯片,能提供基本的處理能力,以及高密度的金屬可編程(MP)數(shù)字邏輯塊,這些塊可以進行個性化,提供類似于DSP或其它
過去,F(xiàn)PGA在系統(tǒng)設計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運營成本。功能豐富、低成本的FPGA實現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應不斷發(fā)展的標準的靈活性和性能。系統(tǒng)/設計工程師現(xiàn)在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰(zhàn)。
Atmel公司的CAP可定制微控制器為這種挑戰(zhàn)提出了一種可行的解決方案。CAP是一塊基于微控制器的系統(tǒng)級芯片,能提供基本的處理能力,以及高密度的金屬可編程(MP)數(shù)字邏輯塊,這些塊可以進行個性化,提供類似于DSP或其它
早期的嵌入式系統(tǒng)一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅(qū)動器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)。 隨
FPGA在嵌入式系統(tǒng)中的開發(fā)方向
FPGA在嵌入式系統(tǒng)中的開發(fā)方向
便攜式設備的便攜性是與電池的發(fā)展息息相關(guān)的,從最初的鉛酸電池、鎳鎘(Ni-Cd)電池發(fā)展到鎳氫(Ni-H)、鋰離子(Li-ion)電池一直到最近的鋰聚合物(Li-polymer)電池,能量密度逐步提高,移動性能越來越強,電池的
便攜式設備的便攜性是與電池的發(fā)展息息相關(guān)的,從最初的鉛酸電池、鎳鎘(Ni-Cd)電池發(fā)展到鎳氫(Ni-H)、鋰離子(Li-ion)電池一直到最近的鋰聚合物(Li-polymer)電池,能量密度逐步提高,移動性能越來越強,電池的
21ic訊 Virtex®-6 FPGA ML605 評估套件包含所有用于系統(tǒng)開發(fā)的硬件、設計工具、IP和預驗收參考設計基本組件,可滿足您對高性能、串行連接功能及高級存儲器接口技術(shù)的設計需求,讓您可以立即開展設計開發(fā)工作。與
本心率計在數(shù)字式心率計的基礎上,采用FPGA和VHDL語言實現(xiàn),減少了元器件使用數(shù)量,提高了測量精度和可靠性。該電路能夠?qū)崟r采集并測量人體心跳的瞬時和平均心跳速率,判斷并顯示心率狀態(tài)(即心跳是否正常、是否過快或過慢、是否有心率不齊現(xiàn)象)。如果心率過快或過慢或者有心率不齊現(xiàn)象,那么將用不同顏色發(fā)光管進行閃爍報警顯示。
摘要:飛行試驗振動信號具有采樣率高、數(shù)據(jù)量大、處理復雜的特點,在現(xiàn)有條件下,通過遙測鏈路很難將大量的振動數(shù)據(jù)實時傳輸至地面監(jiān)控系統(tǒng)。針對試飛測試的需要,結(jié)合某型號的試飛關(guān)鍵技術(shù)攻關(guān)研究,突破試飛振動數(shù)
DDR SDRAM是Double Data Rate SDRAM的縮寫,即雙倍速率同步動態(tài)隨機存儲器。DDR內(nèi)存是在SDRAM內(nèi)存基礎上發(fā)展而來的,能夠在時鐘的上升沿和下降沿各傳輸一次數(shù)據(jù),可以在與SDRAM相同的總線時鐘頻率下達到更高的數(shù)據(jù)傳輸率。雖然DDR2和DDR一樣,都采用相同采樣方式進行數(shù)據(jù)傳輸,但DDR2擁有兩倍于DDR的預讀取系統(tǒng)命令數(shù)據(jù)的能力。
引言 串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)的帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是獨立的ASSP或ASIC器