www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] D/A 轉(zhuǎn)換器作為連接數(shù)字系統(tǒng)與模擬系統(tǒng)的橋梁,不僅要求快速、靈敏,而且線性誤差、信噪比和增益誤差等也要滿足系統(tǒng)的要求[1]。因此,研究DAC 芯片的測(cè)試方法,對(duì)高速、高分辨率DAC 芯片的研發(fā)具有十分重要的意義。

  D/A 轉(zhuǎn)換器作為連接數(shù)字系統(tǒng)與模擬系統(tǒng)的橋梁,不僅要求快速、靈敏,而且線性誤差、信噪比和增益誤差等也要滿足系統(tǒng)的要求[1]。因此,研究DAC 芯片的測(cè)試方法,對(duì)高速、高分辨率DAC 芯片的研發(fā)具有十分重要的意義。

  目前,波形測(cè)量和分析協(xié)會(huì)已提出了DAC 測(cè)試的技術(shù)標(biāo)準(zhǔn)IEEE Std.1057,里面的術(shù)語和測(cè)試方法為DAC 測(cè)試提供了更多的參考。傳統(tǒng)的標(biāo)準(zhǔn)測(cè)試只適于信號(hào)發(fā)生器、示波器等測(cè)試儀器,但是測(cè)試精度不高;大規(guī)模芯片測(cè)試時(shí)則使用自動(dòng)測(cè)試設(shè)備(ATE),但是成本很高;最近提出的DAC 的測(cè)試方法,比如結(jié)合V777 數(shù)字測(cè)試系統(tǒng)可以進(jìn)行DAC 測(cè)試,應(yīng)用模擬濾波器進(jìn)行音頻DAC 測(cè)試,利用數(shù)?;旌闲盘?hào)測(cè)試系統(tǒng)Quartet 對(duì)高速DAC 進(jìn)行測(cè)試,等等[5],這些方法在通用性、精確度和成本方面無法同時(shí)滿足。為了達(dá)到上述要求,提出了基于FPGA 的高性能DAC 芯片回路測(cè)試法。

  1 DAC 主要技術(shù)參數(shù)

  DAC 的主要技術(shù)參數(shù)基本上可以分為靜態(tài)特性參數(shù)和動(dòng)態(tài)特性參數(shù)。DAC 的靜態(tài)特性參數(shù)用來確定其轉(zhuǎn)換的精確度,主要包括失調(diào)誤差(Offset Error)、增益誤差(Gain Error)、積分非線性誤差(INL)以及微分非線性誤差(DNL)等。DAC動(dòng)態(tài)特性參數(shù)用來確定其交流條件下的性能,主要包括信噪比(SNR)、信號(hào)噪聲和失真比(SINAD)、有效位數(shù)(ENOB)、總諧波失真(THD),以及無雜散動(dòng)態(tài)范圍(SFDR)等。

  2 測(cè)試方案

  2.1 設(shè)計(jì)原理

  DAC 芯片參數(shù)回路測(cè)試法,就是將待測(cè)信號(hào)形成一個(gè)完整的信號(hào)回路。首先,使用FPGA 產(chǎn)生待測(cè)信號(hào),經(jīng)過DAC芯片后轉(zhuǎn)換成模擬信號(hào),再經(jīng)過濾波、放大電路和ADC 芯片轉(zhuǎn)換成數(shù)字信號(hào),存儲(chǔ)在FPGA 的RAM 里,然后使用QuartusII 軟件Signal tap II 工具取出數(shù)據(jù),導(dǎo)入Matlab 軟件后,就可以對(duì)數(shù)字信號(hào)進(jìn)行分析和計(jì)算,從而得到DAC 的技術(shù)參數(shù)[6]。在ADC 采樣之前使用模擬信號(hào)接收器,如示波器、頻譜儀等,可與后端測(cè)試結(jié)果比較分析。設(shè)計(jì)原理如圖1 所示。

  由于FPGA 使用非常靈活,通過配置不同的編程數(shù)據(jù)可以產(chǎn)生不同的電路功能,對(duì)于不同分辨率和采樣速度的DAC芯片都可以進(jìn)行參數(shù)測(cè)試;濾波和運(yùn)算放大電路盡可能地降低信號(hào)在轉(zhuǎn)換和傳遞過程中的噪聲;數(shù)字信號(hào)在分析和計(jì)算方面比模擬信號(hào)更加準(zhǔn)確,保證了測(cè)試系統(tǒng)的精確度;相對(duì)于其他DAC 測(cè)試系統(tǒng)來說,本測(cè)試方案使用的元器件比較少,成本比較低。


 

圖1 設(shè)計(jì)原理

  2.2 硬件實(shí)現(xiàn)

  DAC 使用12 位分辨率、250 Ms/s 采樣速度的DAC 芯片,芯片采用LVDS 差分電路、PTAT 基準(zhǔn)源以及4+4+4 電流源陣列等關(guān)鍵技術(shù)設(shè)計(jì),可以滿足高速高分辨率轉(zhuǎn)換電路處理的要求。FPGA 是Altera 公司Cyclone III 系列EP3C25Q240C8 芯片,功耗小,系統(tǒng)綜合能力強(qiáng),價(jià)格較低,包含了24*個(gè)邏輯單元、594 Kbit 內(nèi)存空間和4 個(gè)鎖相環(huán),硬件資源完全可以滿足測(cè)試的要求[8] 。ADC 是LINEAR 公司的LTC2242-12 芯片,交流特性非常好,降低了測(cè)試系統(tǒng)帶來的誤差。運(yùn)算放大器是ADI 公司的AD8008 芯片,非常好的驅(qū)動(dòng)特性保證了DAC 芯片輸出信號(hào)的質(zhì)量,提高了DAC 的驅(qū)動(dòng)能力。

  2.3 軟件設(shè)計(jì)

  軟件代碼采用硬件描述語言Verilog實(shí)現(xiàn)。FPGA產(chǎn)生待測(cè)信號(hào)包括Test(全零、全一等)、Ladder(階梯波)和Sin(正弦波)。其中Test信號(hào)用于測(cè)試DAC芯片的靜態(tài)特性參數(shù)失調(diào)誤差和增益誤差,Ladder信號(hào)用于測(cè)試DNL和INL,Sin信號(hào)用于測(cè)試動(dòng)態(tài)特性參數(shù)SNR、SINAD、ENOB、THD和SFDR。

  數(shù)據(jù)分析和計(jì)算過程主要通過Matlab 軟件實(shí)現(xiàn)。DAC 芯片輸入全零和全一信號(hào),可計(jì)算出失調(diào)誤差和增益誤差;使用階梯波信號(hào)測(cè)試INL 和DNL 時(shí),為了測(cè)試精確度,將12位輸入數(shù)據(jù)分成高中低各四個(gè)位進(jìn)行測(cè)試。DAC 的動(dòng)態(tài)特性參數(shù)測(cè)試采用快速傅里葉變換的方法,將Signal tap II 工具取出數(shù)據(jù)經(jīng)過FFT 和其他運(yùn)算,得到SNR、SINAD、ENOB、THD 和SFDR 等動(dòng)態(tài)特性參數(shù),它們可以全面地反映DAC 的動(dòng)態(tài)特性,這里精確到14 階諧波。

  3 測(cè)試結(jié)果

  Test 信號(hào)測(cè)試:DAC輸入全一狀態(tài)的輸出電壓為760 mV,輸入全零狀態(tài)的輸出電壓為276 uV,經(jīng)過Matlab 計(jì)算,失調(diào)誤差是0.036%,增益誤差是3.63%。

  Ladder 信號(hào)測(cè)試:在計(jì)算INL 和DNL 時(shí),DAC 輸入高中低各四個(gè)位的測(cè)試原理相同,以中四位為例來介紹。n=12,i 從24~28 位變化,用1LSB 來表示,測(cè)定輸出的15 次(Step)階梯波,轉(zhuǎn)換成電壓值,部分?jǐn)?shù)據(jù)如表1 所示,每列數(shù)據(jù)分別表示階數(shù)、測(cè)試最小值、測(cè)試最大值、測(cè)試平均值、理想數(shù)值以及考慮小電流影響后最終電壓值。使用Matlab 軟件分析數(shù)據(jù)后得到INL 和DNL 曲線如圖2 和圖3 所示。

表1 15 次階梯波電壓值


 


 

圖2 INL 分析曲線


 

圖3 DNL 分析曲線

  Sin 信號(hào)測(cè)試:輸入正弦波頻率25 kHz,AD 采樣率為100 MHz/s,輸出數(shù)字信號(hào)經(jīng)過Matlab 分析計(jì)算后,測(cè)得SNR是58 dB,SINAD 是57.75 dB,SFDR 是62.84 dB,THD 是58.62 dB,ENOB 是9.3 位。時(shí)域波形和FFT 變換后14 階諧波的頻譜如圖4 和圖5 所示。


 

圖4 sin 信號(hào)輸出時(shí)域波形


 

圖5 sin 信號(hào)輸出頻域波形

  4 結(jié)語

  以12 位、250 Ms/s DAC 芯片為例,在FPGA 的基礎(chǔ)上使用回路測(cè)試法,測(cè)試了其靜態(tài)特性參數(shù)和動(dòng)態(tài)特性參數(shù)。實(shí)驗(yàn)結(jié)果表明,可以有效地測(cè)試DAC 芯片的靜態(tài)特性參數(shù)和動(dòng)態(tài)特性參數(shù)。同時(shí)可以測(cè)試不同分辨率和采樣速度的DAC 芯片,測(cè)試結(jié)果比普通模擬測(cè)試儀器的精度高,測(cè)試系統(tǒng)比專用DAC 自動(dòng)測(cè)試設(shè)備成本低。


 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉