O 引 言 隨著電子技術(shù)的飛速發(fā)展,在實際應(yīng)用中數(shù)據(jù)高速傳輸有著越來越高的要求,鏈路口為數(shù)據(jù)傳送提供了高速、獨立的通信機(jī)制,得到廣泛應(yīng)用。AD公司生產(chǎn)的TS201 DSP就具備這種端口。為了使不具備此接口的器件
1553B總線遠(yuǎn)程端點數(shù)據(jù)鏈路層協(xié)議的FPGA實現(xiàn)
摘要:采用基于分布式算法思想的方法來設(shè)計FIR濾波器,利用FDAt001設(shè)計系統(tǒng)參數(shù),計算濾波器系數(shù),同時為了要滿足系統(tǒng)要求考慮系數(shù)的位數(shù)。根據(jù)FIR數(shù)字濾波器結(jié)構(gòu),對FIR數(shù)字濾波器的FPGA實現(xiàn)方法進(jìn)行分析。 關(guān)鍵詞
摘 要:介紹IDFT/DFT可精度在OFDM系統(tǒng)基帶解調(diào)中的重要性,分析定點化DFT輸入功率對其精度的影響,并在此基礎(chǔ)上采用數(shù)字自動增益控制技術(shù)用于DFT前端,以解決過大輸入信號動態(tài)范圍所造成的DFT輸出信噪比惡化的問題。
摘要:采用基于分布式算法思想的方法來設(shè)計FIR濾波器,利用FDAt001設(shè)計系統(tǒng)參數(shù),計算濾波器系數(shù),同時為了要滿足系統(tǒng)要求考慮系數(shù)的位數(shù)。根據(jù)FIR數(shù)字濾波器結(jié)構(gòu),對FIR數(shù)字濾波器的FPGA實現(xiàn)方法進(jìn)行分析。 關(guān)鍵詞
介紹在FPGA器件上如何實現(xiàn)單通道數(shù)字下變頻(DDC)系統(tǒng)。利用編寫VHDL程序和調(diào)用部分IP核相結(jié)合的方法研究了數(shù)字下變頻的FPGA實現(xiàn)方法,并且完成了其主要模塊的仿真和調(diào)試,并進(jìn)行初步系統(tǒng)級驗證。
O 引 言 隨著步進(jìn)電機(jī)廣泛地應(yīng)用于數(shù)字控制系統(tǒng)中作為伺服元件,步進(jìn)電機(jī)在實時性和靈活性等性能上的要求越來越高。那么如何靈活、有效地控制步進(jìn)電機(jī)的運轉(zhuǎn)成為研究的主要方向。這里采用現(xiàn)場可編程邏輯門陣列(
介紹了Laplacian邊緣檢測算法模型,邊緣檢測工作流程,分布式運算原理,闡述了用FPGA實現(xiàn)的一個Lapla—cian圖像邊緣檢測器的設(shè)計,包括系統(tǒng)總體設(shè)計,主要模塊的設(shè)計思想和系統(tǒng)仿真結(jié)果。該檢測器采用了流水式數(shù)據(jù)輸入和高速分布式卷積運算等技術(shù),具有良好的實時處理性能,若系統(tǒng)工作時鐘為100 MHz,則處理一幅1024×1024的圖像的時間僅需0.01 s左右。
介紹在FPGA器件上如何實現(xiàn)單通道數(shù)字下變頻(DDC)系統(tǒng)。利用編寫VHDL程序和調(diào)用部分IP核相結(jié)合的方法研究了數(shù)字下變頻的FPGA實現(xiàn)方法,并且完成了其主要模塊的仿真和調(diào)試,并進(jìn)行初步系統(tǒng)級驗證。
O 引 言 隨著步進(jìn)電機(jī)廣泛地應(yīng)用于數(shù)字控制系統(tǒng)中作為伺服元件,步進(jìn)電機(jī)在實時性和靈活性等性能上的要求越來越高。那么如何靈活、有效地控制步進(jìn)電機(jī)的運轉(zhuǎn)成為研究的主要方向。這里采用現(xiàn)場可編程邏輯門陣列(
介紹了Laplacian邊緣檢測算法模型,邊緣檢測工作流程,分布式運算原理,闡述了用FPGA實現(xiàn)的一個Lapla—cian圖像邊緣檢測器的設(shè)計,包括系統(tǒng)總體設(shè)計,主要模塊的設(shè)計思想和系統(tǒng)仿真結(jié)果。該檢測器采用了流水式數(shù)據(jù)輸入和高速分布式卷積運算等技術(shù),具有良好的實時處理性能,若系統(tǒng)工作時鐘為100 MHz,則處理一幅1024×1024的圖像的時間僅需0.01 s左右。
本文詳細(xì)介紹了一種新型QAM調(diào)制方法,該方法將QAM調(diào)制中的相位跳變改為連續(xù)變化。仿真實驗表明,與普通的QAM調(diào)制相比,高次諧波分量大幅下降,同時誤碼率性能幾乎不受影響,可以有效地提高頻譜利用率。以FPGA器件為核心設(shè)計的連續(xù)相位QAM調(diào)制器,將絕大部分功能模塊由大規(guī)模FPGA內(nèi)部資源來實現(xiàn),調(diào)制器中采用了雙通道設(shè)計,成功實現(xiàn)了過渡區(qū)相位與主要區(qū)間相位的交替產(chǎn)生。
分析了與標(biāo)準(zhǔn)805l MCU兼容的MC805l IP核結(jié)構(gòu)原理與設(shè)計層次,詳細(xì)論述了MC8051 IP核的FPGA實現(xiàn)與應(yīng)用方法。通過試驗驗證,其性能比標(biāo)準(zhǔn)8051 MCU高,方便與系統(tǒng)其他模塊的集成。在各種嵌入式系統(tǒng)和片上系統(tǒng)中使用該IP核具有重要意義。
摘 要:根據(jù)數(shù)字電視條件接收系統(tǒng)的原理,提出一種ECM在 TS層加入、復(fù)接和條件接收相互獨立的CAS實現(xiàn)方法。ECM在TS層加入,對于TS層加擾來說,易于實現(xiàn)加擾和解擾同步;復(fù)接和條件接收相互分離使條件接收系統(tǒng)實現(xiàn)比
本方法在實際應(yīng)用過程中得到了驗證,能夠穩(wěn)定地代替軟件行使UWB模塊的配置管理功能,并顯著提高了系統(tǒng)性能,極大方便了Wisair DV9110M的研發(fā)應(yīng)用。
摘要: 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來越受到人們的注意和廣泛應(yīng)用,它有精度高、靈活性大等突出特點。FIR數(shù)字濾波具有穩(wěn)定性高,嚴(yán)格的線性相位,能用FFT算法實現(xiàn)等特點。通過FPGA實現(xiàn)FIR數(shù)字濾波具有實