許多令人心動的技術(shù)創(chuàng)新(如HDTV和數(shù)字影院)都是和視頻與影像處理技術(shù)以及這種技術(shù)的快速發(fā)展分不開的。影像捕獲和顯示分辨率的跳躍式發(fā)展、先進的壓縮技術(shù)和視頻智能正是這種技術(shù)創(chuàng)新背后源源不斷的驅(qū)動力。特別是分辨率在過去幾年里有了顯著的提高。
給出了低復雜度和低延遲的Turbo碼編譯碼的FPGA實現(xiàn)方案,方案中分量碼譯碼算法采用Max-Log-Map算法。基于提出的設計方案,在Xilinx的FPGA芯片上實現(xiàn)了幀長在64~1024之間可變的短幀長Turbo編譯碼模塊。仿真和測試結(jié)果表明,該模塊的誤碼率性能優(yōu)良、譯碼延時較小、數(shù)據(jù)吞吐量大,可用于低信噪比條件下突發(fā)數(shù)據(jù)通信中的差錯控制。
首次流片成功取決于整個系統(tǒng)硬件和相關(guān)軟件的驗證,有些公司提供的快速原型生成平臺具有許多調(diào)試功能,但這些平臺的價格非常高。因此最流行的做法是根據(jù)DUT和具體應用設計復合FPGA板,驗證這些板的原理圖通常是很麻煩的,本文提出一種利用FPGA實現(xiàn)原型板原理圖驗證的新方法。
本文介紹AES加密算法的一種FPGA實現(xiàn)的方法以及對其加密速度的優(yōu)化處理技巧。
HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標準和相關(guān)視頻圖像處理設備。
HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標準和相關(guān)視頻圖像處理設備。
近年來,芯片功能的增強和數(shù)據(jù)吞吐量要求推動了芯片產(chǎn)業(yè)從低速率數(shù)據(jù)并行連接轉(zhuǎn)變到高速串行連接。這個概念被稱為SERDES(Serializer-Deserializer),包括在高速差分對上串行地傳送數(shù)據(jù),而不是用低速的并行總線。
介紹在直接序列擴頻通信中應用數(shù)字匹配濾波器實現(xiàn)m序列同步,分析其具體結(jié)構(gòu),詳細討論了其基于FPGA(現(xiàn)場可編程門陣列)的性能優(yōu)化。
低成本的FPGA或CPLD可以幫助家電設計師利用靈活的、集成有DSP算法的單片集成解決方案實現(xiàn)節(jié)能的電機控制。
如何利用FPGA實現(xiàn)優(yōu)異的家用電器設計