www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]基于FPGA的圖像采集模塊設(shè)計(jì)

1 引言

  圖像采集是圖像處理的前提。圖像采集卡是常用的圖像輸入設(shè)備,通常占用PC機(jī)總線的一個(gè)插槽。它主要包括圖像存儲(chǔ)器單元、CCD或CMOS攝像頭接口、PC機(jī)總線接口等。傳統(tǒng)的圖像采集卡大多數(shù)采用 PCI接口,這種圖像采集卡適用于將模擬信號(hào)經(jīng)A/D轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號(hào),或本身就是數(shù)字信號(hào),再通過(guò)PCI接口傳輸至PC機(jī),進(jìn)行圖像處理。但使用嵌入式系統(tǒng)實(shí)現(xiàn)圖像采集和處理時(shí),帶有PCI接口的圖像采集卡就不適用。為此,這里提出一種適用于嵌入式系統(tǒng)的數(shù)字圖像采集模塊設(shè)計(jì)方案,實(shí)現(xiàn)圖像數(shù)據(jù)采集、“乒乓”模式圖像數(shù)據(jù)的緩存、圖像數(shù)據(jù)的采集模塊外部接口,并保證圖像采集的高速性和連續(xù)性。

  2 圖像采集系統(tǒng)設(shè)計(jì)

  圖1為圖像采集系統(tǒng)框圖。該系統(tǒng)包括OV7620圖像數(shù)據(jù)采集板、FPGA的圖像數(shù)據(jù)接收緩存板、兩片SRAM構(gòu)成的高速緩存以及系統(tǒng)外部接口。OV7620圖像數(shù)據(jù)采集板主要完成圖像數(shù)據(jù)采集,其圖像數(shù)據(jù)總線、幀圖像數(shù)據(jù)時(shí)鐘、幀同步信號(hào)、行同步信號(hào)與FPGA圖像數(shù)據(jù)接收緩存板相連,F(xiàn)PGA協(xié)調(diào)兩片SRAM“乒乓模式”的讀寫操作,并完成模塊的外部接口。

  

  2.1 OV7620圖像數(shù)據(jù)采集板

  數(shù)字圖像采集模塊的核心是圖像傳感器。OV7620內(nèi)置640x480的圖像陣列,每秒可輸出30幀以上的圖像;并集成有諸如曝光控制、伽馬、增益、白色控制、彩色矩陣、彩色飽和度、色彩控制、窗口等照相功能。該器件能夠通過(guò)串行SCCB接口編程,通過(guò)編程實(shí)現(xiàn)8位和16位格式的輸出。

  2.1.1 OV7620電路設(shè)計(jì)

  該系統(tǒng)設(shè)計(jì)采用OV7620的電路如圖2所示。其中,SBB引腳接跳線,用于設(shè)置OV7620在復(fù)位時(shí)讀取引腳狀態(tài)或I2C方式配置;UV2引腳接上拉電阻,選擇0V7620為QVGA工作狀態(tài)(320x240);Y3引腳接上拉電阻,選擇OV7620為RGB數(shù)據(jù)格式輸出:Y1引腳接上拉電阻,選擇 OV7620位逐行掃描模式;PWDN引腳接地,OV7620不能工作在睡眠模式;UV0~UV7,Y0~Y7,XCLKl,HSYNC,VSYNC,PCLK,HREF,F(xiàn)ODD,F(xiàn)REX接26針的插座,與FPGA相連,由 FPGA輸出時(shí)鐘和控制信號(hào)控制0V7620。在PCB設(shè)計(jì)時(shí),應(yīng)將模擬電源和數(shù)字電源、模擬地和數(shù)字地分開。電源的輸入引腳接O.1μF的去耦電容和 47μF的防止電源“浪涌”的電容。模擬地和數(shù)字地分開布線,最后在一點(diǎn)接地。晶體振蕩器應(yīng)盡可能靠近器件放置,使其起振效果達(dá)到最佳。

  

  2.1.2 OV7620模塊與FPGA板的連接

  圖3為0V7620模塊與FPGA板的接口電路,其中3.3 V和GND是由FPGA板供電接口,UV0~UV7及Y0~Y7是圖像數(shù)據(jù)的輸出總線,VSYNC是圖像幀同步信號(hào),HREF是圖像的行同步信號(hào),PCLK是圖像數(shù)據(jù)時(shí)鐘在時(shí)鐘的上升沿,圖像數(shù)據(jù)發(fā)生跳變。

  

  2.1.3 MSP430F1121組成I2C配置電路

  設(shè)計(jì)中采用MSP430Fll2l單片機(jī)配置OV7620,單片機(jī)通過(guò)JTAG接口下載程序,接入32.768 kHz的低速晶體振蕩器,供單片機(jī)使用。單片機(jī)的P1.1,P1.0端口分別作為I2C總線的SCLK,SDA引腳,各接10 kΩ電阻上拉到3.3 V,增強(qiáng)了總線的驅(qū)動(dòng)能力。單片機(jī)內(nèi)部程序?qū)崿F(xiàn)P1.1和P1.0組成的I2C總線。
[!--empirenews.page--]2.1.4 OV7620主設(shè)備工作模式

  OV7620有主設(shè)備和從設(shè)備兩種工作模式。該系統(tǒng)設(shè)計(jì)選用主設(shè)備工作模式。在主設(shè)備工作模式時(shí),0V7620可提供以下信號(hào):水平行同步信號(hào) Hsync,即CHSYNC引腳(輸出狀態(tài)),高電平有效;垂直場(chǎng)同步信號(hào)Vsync,即VSYNC引腳(輸出狀態(tài)),高電平有效;圖像數(shù)據(jù)信號(hào),由 UV7~UV0和Y7~Y0輸出。圖像數(shù)據(jù)同步時(shí)鐘信號(hào)Pclk,即PCLK引腳。通過(guò)這些信號(hào),系統(tǒng)可采用FPGA接收OV7620的數(shù)據(jù),正確采集每一幀圖像數(shù)據(jù),為后續(xù)數(shù)據(jù)存儲(chǔ)和處理奠定基礎(chǔ)。

  2.2 FPGA的圖像數(shù)據(jù)接收緩存板

  2.2.1 圖像緩存方案

  采用高速SRAM切換模式,即“乒乓模式”。高速SRAM只有一個(gè)數(shù)據(jù)、地址和控制總線,可通過(guò)三態(tài)緩沖門分別接圖像傳感器和嵌入式系統(tǒng)。當(dāng)圖像傳感器輸出數(shù)據(jù)時(shí),SRAM由三態(tài)門切換至圖像傳感器一側(cè),以使圖像數(shù)據(jù)寫入。當(dāng)圖像傳感器輸出數(shù)據(jù)結(jié)束后,SRAM再由三態(tài)門切換到嵌入式系統(tǒng)一側(cè)以便嵌入式系統(tǒng)讀寫。在切換過(guò)程中,還應(yīng)保證幀圖像數(shù)據(jù)的完整性。這種方式的優(yōu)點(diǎn)是SRAM可隨機(jī)存取,同時(shí)易于得到較大容量的高速SRAM且價(jià)格適中。

  2.2.2 FPGA板模塊電路

  圖4為電源部分的設(shè)計(jì)電路。其中,F(xiàn)PGA板接9 V直流電源的輸入,經(jīng)7805后,9 V的電壓轉(zhuǎn)換為5 V,經(jīng)電容平滑濾波后,5 V的電壓輸人給1117—3.3,得到3.3 V電壓。電源工作指示燈VD2指示電源是否正常工作。同時(shí),5 V的電壓經(jīng)1117—1.5,轉(zhuǎn)換為1.5 V的電壓輸出,供給FPGA使用。

  

  圖5為RS一232接口電路。該接口電路采用MAX232。圖中,TX_OUTl_FPGA,RX_INl_FPGA,TX_OUT2_FPGA,RX_IN2_FPGA連接至FPGA的I/0引腳,F(xiàn)PGA的輸出經(jīng)MAX232的電平轉(zhuǎn)換后,通過(guò)DB9的插座與PC機(jī)串口連接,實(shí)現(xiàn)FPGA與PC機(jī)通信,便于后續(xù)Nios II嵌入式軟核調(diào)試。為了實(shí)現(xiàn)高速圖像的采集與存儲(chǔ),保證在高速圖像采集中圖像的完整性,必須含有緩沖區(qū)。利用兩片SRAM,其成本較低、容量大、操作簡(jiǎn)單,能夠完成圖像數(shù)據(jù)緩沖功能。SRAM選用IDT71V416,容量為256 Kxl6 bit,訪問(wèn)速度為10 ns,使用兩片SRAM即可構(gòu)成256 Kxl6 bitx2=8 Mbit的高速緩存,從而可實(shí)現(xiàn)圖像數(shù)據(jù)的不間斷傳輸。

  

  為了在FPGA內(nèi)部嵌入Nios II軟核,采用Flash存儲(chǔ)器存儲(chǔ)Nios II軟核的程序,作為存儲(chǔ)程序和數(shù)據(jù)的Flash存儲(chǔ)器,要求操作簡(jiǎn)單、容量大、接口簡(jiǎn)單。兇此,選用TC58FVBl6-OAFT型Flash存儲(chǔ)器。 Flash的地址總線,數(shù)據(jù)總線和控制引腳與FPGA的控制引腳相連,通過(guò)FPGA內(nèi)部,掛載到Nios II軟核的Avalon總線,實(shí)現(xiàn)讀寫控制。Flash的內(nèi)部主要由存儲(chǔ)陣列和控制邏輯電路、控制寄存器組成,并能產(chǎn)生“忙信號(hào)”。

  2.3 用EPCSl配置Cyclone系列FPGA

  該系統(tǒng)設(shè)計(jì)采用Ahera公司的Cyclone系列 EPlC6Q240C8型的FPGA。選用EPCSl系列配置器件,在主動(dòng)串行配置(Active Serial Programming)工作模式配置FPGA。EPCSl是1 Mbit的Ahera專用配置器件.其本質(zhì)是一塊專用Flash,用于保存FPGA的配置信息。Cyclone系列是基于SRAM的FPGA器件,可通過(guò)下載電纜在線配置該器件。掉電后。FPGA內(nèi)部配置信息丟失。如果配合相應(yīng)配置器件。FPGA在上電時(shí),從配置器件讀取配置內(nèi)容,這樣即可使用。

  2.4 Nios U嵌入式軟核處理器

  Nios II是基于哈佛結(jié)構(gòu)的RISC通用嵌入式處理器軟核,能與用戶邏輯相結(jié)合,編程至Ahera的FPGA中。使用Nios II處理器的優(yōu)勢(shì)是明顯的,只要FPGA的資源允許,NiosII核在同一FPGA中被植入的數(shù)量無(wú)限制,此外Nios II可植入的Ahera FPGA的系列幾乎沒有限制,在這方面,Nios顯然優(yōu)于同類產(chǎn)品一Xilinx的MicroBlaze。另外,在開發(fā)工具的完備性方面、對(duì)常用的嵌入式操作系統(tǒng)支持方面,Nios II都優(yōu)于MicroBlaze。就成本而言,Nios II的使用費(fèi)僅僅是其占用的FPGA的邏輯資源費(fèi)。因此,選用的FPGA越便宜,則Nios II的使用費(fèi)就越低。在FPGA內(nèi)部的Nios II創(chuàng)建完成后,需要對(duì)Nios II軟核處理器進(jìn)行編程。利用]Nios II IDE集成調(diào)試環(huán)境編寫調(diào)試程序,最后,程序下載到FPGA內(nèi)部。

  2.5 使用嵌入式邏輯分析儀實(shí)時(shí)測(cè)試

  為了驗(yàn)證該系統(tǒng)工作,使用SignalTap II實(shí)時(shí)測(cè)試。通過(guò)JTAG把圖像數(shù)據(jù)讀回PC機(jī),實(shí)時(shí)監(jiān)測(cè)圖像采集卡所采集的圖像數(shù)據(jù)。具體的圖像數(shù)據(jù)的采集驗(yàn)證如圖6所示。

  

  由圖6看到UV總線和Y總線輸出的幀圖像的各像素點(diǎn)的原始RGB值,在行有效時(shí)(HREF為高電平)為 41,37,ll(R1,G1,B1);40,44,11(R2,G2,B2)等。

  3 結(jié)語(yǔ)

  設(shè)計(jì)是在深入研究傳統(tǒng)的圖像采集模塊的基礎(chǔ)上,針對(duì)傳統(tǒng)的PCI圖像采集卡的弊端,設(shè)計(jì)適用于便攜式嵌入式系統(tǒng)的圖像采集模塊。該系統(tǒng)實(shí)現(xiàn)了圖像原始數(shù)據(jù)采集及緩存,保證了圖像數(shù)據(jù)的連續(xù)和完整性,具有體積小、功耗低、速度快、接口簡(jiǎn)單的優(yōu)點(diǎn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在科技飛速發(fā)展的今天,機(jī)器視覺技術(shù)作為人工智能領(lǐng)域的重要分支,正深刻地改變著汽車行業(yè)的面貌。從汽車的設(shè)計(jì)研發(fā)、生產(chǎn)制造,到質(zhì)量檢測(cè)、物流管理,機(jī)器視覺技術(shù)的身影無(wú)處不在,為汽車行業(yè)的智能化、自動(dòng)化發(fā)展注入了強(qiáng)大動(dòng)力。

關(guān)鍵字: 機(jī)器視覺 人工智能 圖像采集

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉