www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

摘 要: 提出了一種基于FPGA的小數(shù)分頻實現(xiàn)方法。介紹了現(xiàn)有分頻方法的局限性,提出一種新的基于兩級計數(shù)器的分頻實現(xiàn)方法,給出該方法的設(shè)計原理以及實現(xiàn)框圖,利用軟件對電路進行仿真,由仿真結(jié)果可以看出該方法可有效實現(xiàn)輸入信號頻率的小數(shù)調(diào)整,最后分析了方法的優(yōu)缺點及其應(yīng)用領(lǐng)域。實驗結(jié)果表明,設(shè)計方法能夠高精度地完成對信號頻率的微調(diào),并且頻率轉(zhuǎn)換時間被縮短到2.56 μs。
關(guān)鍵詞: FPGA;小數(shù)分頻; 信號頻率的微調(diào)

分頻器是電子線路設(shè)計的重要功能單元,在通信、雷達、微波、儀器等領(lǐng)域有著重要應(yīng)用。具體實現(xiàn)形式有偶數(shù)分頻、奇數(shù)分頻、鎖相環(huán)分頻電路等,這種結(jié)構(gòu)的分頻器只能實現(xiàn)整數(shù)分頻,或者是僅實現(xiàn)半整數(shù)分頻和奇數(shù)分頻[1],一般的鎖相環(huán)分頻電路會有幾十微秒級的頻率轉(zhuǎn)換時間[2],雖然現(xiàn)在少數(shù)芯片有所改善,但是時間也較長。同時,在某些場合下,所需要的頻率與給定的頻率并不成整數(shù)或半整數(shù)倍關(guān)系,或需要實現(xiàn)對輸入信號頻率的微調(diào)整,此時可采用小數(shù)分頻器進行分頻[3]。
 本文提出了一種基于FPGA的小數(shù)分頻實現(xiàn)方法,給出該方法的設(shè)計原理以及實現(xiàn)框圖,使用VHDL硬件描述語言和原理圖混合輸入的設(shè)計方式[4],通過Quartus II開發(fā)軟件,在Altera公司的Stratix II系列EP2S15F484C3型FPGA器件平臺上對電路進行仿真,并對仿真結(jié)果進行分析,由仿真結(jié)果可以看出該方法可有效實現(xiàn)對輸入信號的50%占空比的小數(shù)調(diào)整,解決了在一些場合下整數(shù)分頻對輸入頻率調(diào)整幅度較大,頻率轉(zhuǎn)換時間較長的問題[6]。
1 設(shè)計方案及其原理
 該方法是通過兩級計數(shù)電路來實現(xiàn)小數(shù)分頻的,第一級利用輸入信號對系統(tǒng)時鐘計數(shù),并對計數(shù)結(jié)果進行修正;第二級利用修正后的結(jié)果通過定時操作產(chǎn)生頻率調(diào)整后的輸出信號。電路圖的組成如圖1所示。

 以輸入信號的脈寬作為閘值,計數(shù)器1在系統(tǒng)時鐘的控制下進行加計數(shù),設(shè)此計數(shù)結(jié)果為n。為實現(xiàn)對輸入信號頻率的調(diào)整,通過給n加上一個調(diào)整值N來實現(xiàn)對計數(shù)結(jié)果的調(diào)整,調(diào)整后的結(jié)果存于寄存器3,同時計數(shù)器1復(fù)位并等待進入下一輪操作。計數(shù)器2在同一系統(tǒng)時鐘控制下對寄存器3的值減計數(shù)。當計數(shù)器2減到0時產(chǎn)生下溢信號,如此重復(fù),計數(shù)器2將產(chǎn)生頻率調(diào)整后的非對稱方波,最后利用模一計數(shù)器將其調(diào)整為占空比為50%的時鐘信號。上述方法中,N的值決定了輸出信號與輸入信號間的頻率關(guān)系,通過對N的設(shè)置來改變該方法的分頻倍數(shù)。
 在具體實現(xiàn)時,為了避免計數(shù)器2置入的數(shù)據(jù)發(fā)生沖突,n的修正值先存放在寄存器3中,這樣,每當計數(shù)器2減到0時,再置入n的修正值,則可以避免第二級計數(shù)器沒有輸出信號的問題。

1.2 小數(shù)分頻參數(shù)的取值范圍
使用本設(shè)計方法對輸入信號的頻率進行小數(shù)量級的分頻,要得到有效、可靠的結(jié)果,調(diào)整參數(shù)N只在一定范圍內(nèi)取值。
由式(1)可知:由于輸出信號頻率K>0,故N>-n。
2 仿真結(jié)果及分析
2.1 電路功能的仿真及分析
理論上,當fin=1 MHz、N=1時,n=100,K=1.01, fout≈0.990 1 MHz。
 以上述參數(shù)對電路進行仿真,仿真結(jié)果如圖2所示。


N在有效范圍內(nèi)變化,使用上述參數(shù)對電路進行仿真得到表1所示仿真結(jié)果。

對電路進行調(diào)整,把N減小一個單位,即:N=1,由式(1)得分頻比K2=1.02,電路的仿真結(jié)果如圖4所示。

文中提出了兩級計數(shù)電路來實現(xiàn)小數(shù)分頻的方法,并對結(jié)果進行仿真和分析,該方法可以實現(xiàn)分頻比為任意小數(shù)的小數(shù)分頻,或者可高精度地完成對輸入信號頻率的微調(diào),實現(xiàn)結(jié)果表明了本設(shè)計可以使頻率轉(zhuǎn)換時間被縮短到2.56 μs,隨著分頻步長的提高,頻率調(diào)整誤差?著會增加,但是誤差比較小,這一優(yōu)點應(yīng)用在IEEE1588中,可有效地實現(xiàn)LXI的主從設(shè)備的時鐘同步[5],這是本設(shè)計方案的典型應(yīng)用。但是,當系統(tǒng)的時鐘頻率與輸入頻率的比值n不是整數(shù)時,頻率調(diào)整誤差ε較大,這是本方案的使用局限性。
參考文獻
[1] 許德成.任意數(shù)分頻設(shè)計方法[J].科技廣場,2007,13(6):219.
[2] 王芳,闊永紅.小數(shù)分頻與快鎖芯片ADF4193的原理與應(yīng)用[J].新特器件應(yīng)用,2008,10(5): 1-3.
[3] 劉亞海,林爭輝.基于FPGA的小數(shù)分頻器的實現(xiàn)[J]. 現(xiàn)代電子技術(shù), 2005,28(3):113-114.
[4] 古良玲,楊永明,郭巧惠. 基于FPGA的半整數(shù)及整數(shù)分頻器的參數(shù)化設(shè)計[J].電子器件,2005,28(2):404-406.
[5] 王剛,喬純捷,王躍科.基于時鐘同步的分布式實時系統(tǒng)監(jiān)控[J].電子測量與儀器學報,2010,24(3):274-278.
[6] TIAN Hong Li,SHI Shuo,ZHANG Jun, et al.Controllable arbitrary integer frequency divider based on VHDL[J]. IEEE.Xplore,2009,62(10):691-694.

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉
關(guān)閉