采用90nm工藝制造的DDR3 SDRAM存儲器架構支持總線速率為600 Mbps-1.6 Gbps (300-800 MHz)的高帶寬,工作電壓低至1.5V,因此功耗小,存儲密度更可高達2Gbits。該架構無疑速度更快,容量更大,單位比特的功耗更低,但問
摘 要: 基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結合傳統(tǒng)數(shù)字下變頻結構與多相濾波結構的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同
隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉發(fā)實現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network Processor,網(wǎng)絡處理器)來完成,流量管理部分需要根據(jù)系統(tǒng)的需要進行定制或采用商用芯片來完成。在很多情況下NP
美國Achronix半導體(Achronix Semiconductor)于當?shù)貢r間2010年11月1日宣布,將采用英特爾的22nm級工藝制造該公司的新型FPGA“Speedster22i”。 估計這是英特爾首次制造其他公司的LSI。不過,產(chǎn)量不到英特爾整體
基于FPGA的音樂播放控制電路設計
面對似乎層出不窮的新 I/O 標準,目前嵌入式系統(tǒng)設計人員繼續(xù)依靠 FPGA 來部署系統(tǒng)日益重要的外部 I/O 接口,這點絲毫不足為奇。FPGA 可提供大量可配置的 I/O,能在適當 IP 基礎上支持幾乎無限多種高度復雜的 I/O
基于FMC標準的FPGA夾層卡I/O設計
Altera公司日前宣布,Altera在今年九月成為首家外資公司與西藏大學共同成立一個 FPGA實驗室。西藏大學位于西藏拉薩,有超過12,000名學生,是一所享有盛名的學府,并且是西藏地區(qū)唯一被國家列入211項目名單之內(nèi)的高等
繼賽靈思今年年初發(fā)布了與ARM的合作計劃之后,Altera近日發(fā)布了與ARM、英特爾等的合作計劃,Actel則被模擬/混合信號公司Microsemi收購,這一系列事件都預示著在微控制器、模擬IC和FPGA領域正出現(xiàn)一些多層次的整合趨勢
MIMO技術、多載波技術與鏈路自適應技術是未來移動通信系統(tǒng)最值得關注的幾種物理層技術。MIMO技術在提高系統(tǒng)頻譜利用率方面性能卓越,多載波CDMA技術則能有效地對抗頻率選擇性衰落,將MIMO技術與MC-CDMA方案相結合,構成空域復用MC-CDMA系統(tǒng),將在很大程度上提高系統(tǒng)的性能和容量,更有效地提高信息傳輸速率,完成基于FPGA的空域復用 MIMO MC一CDMA系統(tǒng)的基帶信號處理平臺的設計與實現(xiàn)的任務[1]。本文采用硬件仿真模型模擬MIMO信道的方法,實現(xiàn)了對系統(tǒng)的聯(lián)合調試與功能驗證,與軟件仿真結果進行比較,性能良好。
基于FPGA芯片EP2CQ208C設計了一種低成本、高性能的LED大屏幕控制系統(tǒng)。結合現(xiàn)有系統(tǒng)特點,對SDRAM乒乓式數(shù)據(jù)緩存提出了改進,同時提出了反γ校正與灰度級調節(jié)、顏色調節(jié)等在FPGA中的實現(xiàn)。
摘 要: 基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結合傳統(tǒng)數(shù)字下變頻結構與多相濾波結構的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同
如今的產(chǎn)品生命周期可能短至六個月,因此在這種情況下要想取得定制ASIC的低成本、低功耗和高性能優(yōu)勢幾乎是不可能的。定制ASIC的設計周期通常要一年左右,這通常要比終端產(chǎn)品的生命周期還要長。另外,標準單元ASIC還
“集成電路芯片上所集成的電路的數(shù)目,每隔18個月就翻一番。微處理器的性能每隔18個月提高一倍,而價格下降一半。”這就是揭示了信息技術進步速度的著名的摩爾定律。一直以來,F(xiàn)PGA 的所有工藝節(jié)點都遵循摩
10月, Xilinx宣布推出業(yè)界首項堆疊硅片互聯(lián)技術,即通過在單個封裝中集成多個 FPGA 芯片,提升容量和帶寬,同時降低功耗,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場應用。此次在T
基于FPGA芯片EP2CQ208C設計了一種低成本、高性能的LED大屏幕控制系統(tǒng)。結合現(xiàn)有系統(tǒng)特點,對SDRAM乒乓式數(shù)據(jù)緩存提出了改進,同時提出了反γ校正與灰度級調節(jié)、顏色調節(jié)等在FPGA中的實現(xiàn)。
FPGA與MCU/模擬技術整合提速
可程序邏輯門陣列(FPGA)雙雄賽靈思(Xilinx)、Altera陸續(xù)召開法說會,雖然第3季營收及獲利均大幅成長,第4季仍有成長空間,但是FPGA芯片交期(lead time)大幅縮短,除了顯示市場庫存水位上升,亦再度證明了半導體
無線收發(fā)模塊是RFID無線通信系統(tǒng)的關鍵。研究并實現(xiàn)了基于FPGA的RFID無線通信系統(tǒng),該系統(tǒng)采用NRF905和XC2V1000芯片分別作為RFID無線收發(fā)模塊和FPGA控制模塊。利用基于Wishbone總線控制的SPI控制模塊完成了XC2V1000和NRF905之間的SPI總線模式通信設計。由于采用了參數(shù)化設計,提高了其通用性和靈活性。設計通過了前仿真與布局后仿真,并在板級驗證中實現(xiàn)了系統(tǒng)100 m距離通信。
日前,賽靈思公司 (Xilinx, Inc.)宣布推出業(yè)界首項堆疊硅片互聯(lián)技術,即通過在單個封裝中集成多個 FPGA 芯片,實現(xiàn)突破性的容量、帶寬和功耗優(yōu)勢,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬