近日,在Altera發(fā)布MAX10現(xiàn) FPGA系列發(fā)布之際,艾睿電子公司推出了BeMicro Max 10FPGA評估板。BeMicro Max 10是與Altera和ADI(Analog Devices)合作開發(fā)的,非常適合測試MAX 10 FPGA的特性和功能。MAX 10 FPGA通過集
基于現(xiàn)場可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。這項(xiàng)技術(shù)具有多種優(yōu)勢,如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗和提高故障平均間隔 時(shí)間(MTBF)等,吸引著用戶將原
數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
一、項(xiàng)目的簡要介紹 混沌是當(dāng)今世界的前沿課題,它揭示了自然界和人類社會中普遍存在的復(fù)雜性:有序與無序的統(tǒng)一,確定性與概率性的統(tǒng)一,大大開拓了人們的視野,加
21ic訊 Altera提供 MAX 10 FPGA和評估套件提高系統(tǒng)價(jià)值A(chǔ)ltera公司昨日宣布開始提供非易失MAX® 10 FPGA,這是Altera第10代系列產(chǎn)品中的最新型號。使用TSMC的55 nm嵌入式閃存工藝技術(shù),MAX 10 FPGA這一革命性的非
Altera公司近日宣布開始提供非易失MAX 10 FPGA。MAX 10采用TSMC的55 nm嵌入式閃存工藝技術(shù),包含了雙配置閃存、模擬和嵌入式處理功能。點(diǎn)擊了解更多技術(shù)細(xì)節(jié)據(jù)Altera公司產(chǎn)品營銷資深總監(jiān)Patrick Dorsey介紹,MAX 10
自古以來,醫(yī)生就一直在尋求更好的方式,以診斷和治療遭受身體內(nèi)部疾病或外傷折磨的病人。自 19 世紀(jì)以來,以微創(chuàng)方式和使病人承受最少的不適,從身體內(nèi)部檢查和治療病人,
JESD204B串行數(shù)據(jù)鏈路接口針對支持更高速轉(zhuǎn)換器不斷增長的帶寬需求而開發(fā)。作為第三代標(biāo)準(zhǔn),它提供更高的通道速率最大值(每通道高達(dá)12.5 Gbps),支持確定延遲和諧波幀時(shí)
JESD204B串行數(shù)據(jù)鏈路接口針對支持更高速轉(zhuǎn)換器不斷增長的帶寬需求而開發(fā)。作為第三代標(biāo)準(zhǔn),它提供更高的通道速率最大值(每通道高達(dá)12.5 Gbps),支持確定延遲和諧波幀時(shí)
杜志傳,鄭建立(上海理工大學(xué) 醫(yī)療器械與食品學(xué)院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)
項(xiàng)目概述 1.1項(xiàng)目背景 示波器(Oscilloscope)是一種能夠顯示電壓信號動態(tài)波形的電子測量儀器。它能夠?qū)r(shí)變的電壓信號轉(zhuǎn)換為時(shí)域上的曲線,原來不可見的電氣信號,
7.1.3 虹膜外邊緣的確定 (1) 虹膜外邊緣的特征分析 由圖1中所示的虹膜圖像可以看出,虹膜外邊緣的主要特點(diǎn)是:較相對與虹膜內(nèi)邊緣而言,邊緣處灰度變化不是特別明顯,
項(xiàng)目信息 1.項(xiàng)目名稱:基于FPGA的混沌加密虹膜識別系統(tǒng)設(shè)計(jì) 2.應(yīng)用領(lǐng)域:工業(yè)控制、科研、醫(yī)療、安檢 3.設(shè)計(jì)摘要: 基于虹膜的生物識別技術(shù)是一種最新的識
引言 在工業(yè)系統(tǒng)中選擇器件需要考慮多個(gè)因素,其中包括:性能、工程變更的成本、上市時(shí)間、人員的技能、重用現(xiàn)有IP/程序庫的可能性、現(xiàn)場升級的成本,以及低功耗和低
FPGA與CPLD的辨別和分類主要是根據(jù)其結(jié)構(gòu)特點(diǎn)和工作原理。通常的分類方法是:將以乘積項(xiàng)結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)
在信號處理過程中,經(jīng)常采用DSP+FPGA協(xié)同處理的方法。是因?yàn)镈SP雖然可以實(shí)現(xiàn)較高速率的信號采集,但其指令更適于實(shí)現(xiàn)算法而不是邏輯控制,其外部接口的通用性較差。而FPGA時(shí)鐘頻率高、內(nèi)部延時(shí)小,全部控制邏輯由硬
Altera與中國最大的搜索提供商在華爾街2014 HPC上演示了加速搜索神經(jīng)網(wǎng)絡(luò)算法21ic訊—2014年9月23日消息,Altera公司與百度公司,在深度學(xué)習(xí)應(yīng)用中使用FPGA和卷積神經(jīng)網(wǎng)絡(luò)(CNN)算法上展開合作,這將對開發(fā)更準(zhǔn)確
引言分頻器在CPLD/FPGA設(shè)計(jì)中使用頻率比較高,盡管目前大部分設(shè)計(jì)中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應(yīng)用場合卻往往不能滿足要求。硬件工程
電磁頻譜監(jiān)測分析儀是應(yīng)對當(dāng)前電磁信號頻譜檢測挑戰(zhàn),兼?zhèn)涓叻直媛屎透咚阉魉俣鹊臋z測設(shè)備。頻率分辨率的提高意味著幅度檢測靈敏度和頻率分辨能力雙提升、因此其高分辨率、高速掃描的特點(diǎn)意味著在電磁信號檢測領(lǐng)域擁
近來,Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC