1 引言HDLC(High-level Data Link Control Procedures, 高級(jí)數(shù)據(jù)鏈路控制規(guī)程)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用
引 言FPGA動(dòng)態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進(jìn)行重新配置,配置過(guò)程中其余部分的工作不受影響。動(dòng)態(tài)局部可重構(gòu)縮短了重構(gòu)的時(shí)間,減少了系統(tǒng)重構(gòu)的開(kāi)銷
21ic Altera公司今天宣布,奧迪的高級(jí)輔助駕駛系統(tǒng)(ADAS)選用其SoC現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA),實(shí)現(xiàn)量產(chǎn)。奧迪是自動(dòng)駕駛汽車(chē)技術(shù)的領(lǐng)先者,奧地利高科技公司TTTech則是奧迪中央輔助駕駛控制單元zFAS的核心開(kāi)發(fā)合作伙伴
SD存儲(chǔ)卡接口定義了兩種通信模式,SD模式和SPI模式。分析了SD傳輸協(xié)議后,給出了一種SD模式設(shè)備接口的設(shè)計(jì)方案。該設(shè)計(jì)能夠自動(dòng)解析主機(jī)發(fā)送的命令并響應(yīng),與Flash控制器相連后可以對(duì)Flash進(jìn)行讀寫(xiě)操作。為了解決數(shù)
隨著EDA平臺(tái)服務(wù)趨于網(wǎng)絡(luò)化,如何通過(guò)對(duì)資源和流程的有效管理,為用戶提供更為方便安全的遠(yuǎn)程EDA平臺(tái)調(diào)用服務(wù),已成為關(guān)鍵問(wèn)題。在FPGA開(kāi)發(fā)平臺(tái)上集成了EDA工具環(huán)境,并部署SGD軟件。在實(shí)現(xiàn)遠(yuǎn)程控制的基礎(chǔ)上構(gòu)建一個(gè)
Strategy Analytics公司在最近發(fā)表的調(diào)查報(bào)告中指出,到2017年回傳投資尚缺少920萬(wàn)美元的資金缺口。這個(gè)數(shù)字表明為了維持由于移動(dòng)智能設(shè)備的普及而呈指數(shù)增長(zhǎng)的數(shù)字業(yè)務(wù)所計(jì)劃的投資和實(shí)際要求投資之間的差異。鑒于
FPGA的應(yīng)用越來(lái)越廣泛,隨著制造工藝水平的不斷提升,越來(lái)越高的器件密度以及性能使得功耗因數(shù)在FPGA設(shè)計(jì)中越來(lái)越重要。器件中元件模塊的種類和數(shù)量對(duì)FPGA設(shè)計(jì)中功耗的動(dòng)態(tài)范圍影響較大,對(duì)FPGA的電源功耗進(jìn)行了分析
引言隨著電子信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日益普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域,只要在設(shè)備上增加一個(gè)網(wǎng)絡(luò)接口并實(shí)現(xiàn)TCP/IP協(xié)議,就可以方便地接入到現(xiàn)有的網(wǎng)絡(luò)中,完成遠(yuǎn)程數(shù)據(jù)傳輸?shù)南嚓P(guān)功能。因此,嵌入式網(wǎng)絡(luò)技術(shù)一
在嵌入式開(kāi)發(fā)領(lǐng)域,arm是一款非常受歡迎的微處理器,其市場(chǎng)覆蓋率極高,DSP和FPGA則是作為嵌入式開(kāi)發(fā)的協(xié)處理器,協(xié)助微處理器更好的實(shí)現(xiàn)產(chǎn)品功能。那三者的技術(shù)特點(diǎn)以及區(qū)別是什么呢?下文就此問(wèn)題略做了總結(jié)。arm(
對(duì)自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對(duì)自己的設(shè)計(jì)的時(shí)序要求越了解,對(duì)目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對(duì)EDA工具執(zhí)行約束的效果越了解,那么對(duì)設(shè)計(jì)的時(shí)序約束目標(biāo)就會(huì)越清晰,相應(yīng)地,設(shè)計(jì)的時(shí)序收斂過(guò)程就會(huì)更可控。
本文敘述概括了FPGA應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時(shí)鐘樹(shù)、FSM、latch、邏輯仿真四個(gè)部分。FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來(lái)的簡(jiǎn)單邏輯單元(LE)。早期的FPGA相對(duì)比
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計(jì)的需要靈活實(shí)現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來(lái)越廣泛的使用。FPGA 是基于靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)結(jié)構(gòu)的,
FPGA牛人的經(jīng)驗(yàn)談這里我談?wù)勎业囊恍┙?jīng)驗(yàn)和大家分享,希望能對(duì)IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信“如果有夢(mèng)想,就會(huì)實(shí)現(xiàn)!”在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特
FPGA問(wèn)世已經(jīng)超過(guò)20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演著越來(lái)越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢(shì)。不過(guò),對(duì)于很多設(shè)計(jì)者來(lái)講這還是“新
賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了賽靈思Virtex®-5 FPGA系列產(chǎn)品。DLP數(shù)字影院投影儀符合美國(guó)數(shù)字影院計(jì)劃(DCI1)標(biāo)準(zhǔn),擁有一系列優(yōu)異的
21ic訊 Altera公司近日宣布,在硅片中演示了DDR4存儲(chǔ)器接口,其工作速率是業(yè)界最高的2,666Mbps。Altera的Arria 10 FPGA和SoC是目前業(yè)界唯一能夠支持這一速率DDR4存儲(chǔ)器的FP
現(xiàn)代的FPGA 芯片能夠開(kāi)發(fā)高性能應(yīng)用,但在這些設(shè)計(jì)中電源管理通常是一大限制因素。FPGA 器件的資源使用最能決定設(shè)計(jì)的容量和處理速度,但是增加資源就會(huì)提高功耗。更高的功耗會(huì)提高運(yùn)行成本、面積要求和結(jié)溫,而設(shè)計(jì)
多用戶MIMO(MUMIMO)是一種無(wú)線通信技術(shù),采用基礎(chǔ)架構(gòu)節(jié)點(diǎn)(例如基站和接入點(diǎn))上的多個(gè)天線為多個(gè)客戶同時(shí)提供服務(wù)。MU-MIMO是未來(lái)無(wú)線標(biāo)準(zhǔn)中必不可少的組成部分,有望為繁忙的網(wǎng)絡(luò)帶來(lái)顯著的性能提升。人們預(yù)想隨著無(wú)
大容量數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)在工業(yè)自動(dòng)化生產(chǎn)、國(guó)防和軍事監(jiān)控及環(huán)境監(jiān)測(cè)等方面被廣泛應(yīng)用。為了能夠完整、準(zhǔn)確地捕獲到各種信號(hào)或者故障發(fā)生時(shí)的特征信號(hào),需要對(duì)其進(jìn)行狀態(tài)監(jiān)測(cè),并且要求監(jiān)測(cè)系統(tǒng)具備長(zhǎng)時(shí)間連續(xù)采集
為提高集成架構(gòu)中車(chē)電總線通信速率,結(jié)合綜合化處理系統(tǒng)項(xiàng)目要求,采用雙總線結(jié)合的方式,利用CAN總線和FlexRay總線實(shí)現(xiàn)功能及搭配上的互補(bǔ),提出一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的總線接口單元設(shè)計(jì)方案。通過(guò)FPGA完