FPGA,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限
激光切割和雕刻以其精度高、視覺(jué)效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過(guò)程中,加工速度與加工精度是首先要解決的問(wèn)題。解決速度問(wèn)題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、
由于運(yùn)營(yíng)商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過(guò)去,成本和靈活性成為對(duì)通信基礎(chǔ)設(shè)施的共同要求,對(duì)于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來(lái)了成本挑戰(zhàn);另外,TD技術(shù)
一 設(shè)計(jì)概述 1.1目標(biāo)領(lǐng)域和主要應(yīng)用 如今,交通在現(xiàn)代人的生活中所占比重越來(lái)越重要。如何安全,高效的利用道路資源是每個(gè)人都要面對(duì)的問(wèn)題?,F(xiàn)有車載GPS導(dǎo)航只能
第一節(jié) 系統(tǒng)設(shè)計(jì) 本項(xiàng)目基于FPGA平臺(tái)完成CIF分辨率圖像的實(shí)時(shí)采集、AVS全I(xiàn)幀壓縮編碼,和網(wǎng)絡(luò)傳輸。本項(xiàng)目主要由視頻采集系統(tǒng),數(shù)據(jù)調(diào)度系統(tǒng),I幀編碼系統(tǒng)和以太網(wǎng)傳
項(xiàng)目概述 隨著各種圖形、圖像內(nèi)容質(zhì)量的不斷提升以及系統(tǒng)運(yùn)行實(shí)時(shí)顯示的需要,金融、通信、交通、能源、安全、軍事等越來(lái)越多的行業(yè)需要建立能夠?qū)崟r(shí)整合多路信號(hào)輸
摘要 PCI Express是一種高性能互連協(xié)議,被廣泛應(yīng)用于網(wǎng)絡(luò)適配、圖形加速器、網(wǎng)絡(luò)存儲(chǔ)、大數(shù)據(jù)傳輸以及嵌入式系統(tǒng)等領(lǐng)域。文中介紹了PCIe的體系結(jié)構(gòu),以及利用Altera Cyclone IV GX系列FPGA實(shí)現(xiàn)PCIe接口所涉及的硬
摘要 針對(duì)USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問(wèn)題,設(shè)計(jì)了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過(guò)對(duì)USB3.0的接口硬件系統(tǒng)、設(shè)備固件以及SLAVE FIFO與FPGA接口讀寫操作的設(shè)計(jì),并經(jīng)過(guò)實(shí)驗(yàn)測(cè)試,USB3.0硬
摘要 根據(jù)衛(wèi)星信號(hào)結(jié)構(gòu)、頻率特征設(shè)計(jì)和實(shí)現(xiàn)了導(dǎo)航抗干擾接收系統(tǒng)中,基于軟件無(wú)線電的上下變頻模塊。根據(jù)系統(tǒng)的A/D采樣頻率與轉(zhuǎn)換位數(shù)、阻帶衰減要求、頻率選擇性、增益,輸入輸出頻率在Matlab中建模。確定了DDC和
基于FPGA 設(shè)計(jì)數(shù)字日歷可以實(shí)現(xiàn)以軟件方式設(shè)計(jì)硬件的目的,無(wú)需購(gòu)買專用數(shù)字芯片,從而克服了傳統(tǒng)利用多片數(shù)字集成電路設(shè)計(jì)數(shù)字日歷存在焊接麻煩、調(diào)試繁瑣、成本較高等
Spartan-3E 1600E 開發(fā)套件支持靈活的 MicroBlaze 軟處理設(shè)計(jì)作者:Jay GouldXilinx, Inc.嵌入式解決方案營(yíng)銷高級(jí)產(chǎn)品經(jīng)理jay.gould@xilinx.comJim BurnhamXilinx, Inc.嵌入
摘要:設(shè)計(jì)實(shí)現(xiàn)了以FPGA為主控制單元,采用EZ-USB FX2微處理器為接口芯片的快速數(shù)據(jù)傳輸系統(tǒng)。文章給出了FPGA和CY7C68013之間數(shù)據(jù)傳輸?shù)能浻布O(shè)計(jì)方案,著重介紹了FPGA內(nèi)部建構(gòu)的FIFO原理及程序?qū)崿F(xiàn)方法,并以FLAS
摘要:一種應(yīng)用于汽車渦輪增壓器葉片溫度檢測(cè)的雙通道數(shù)據(jù)采集卡,該卡由峰值檢測(cè)、串行A/D構(gòu)成模擬電路和由FPGA構(gòu)成整個(gè)數(shù)字電路而組成。重點(diǎn)設(shè)計(jì)了FPGA內(nèi)部串并轉(zhuǎn)換電路和FIFO,經(jīng)仿真和實(shí)驗(yàn)驗(yàn)證,串并轉(zhuǎn)換和FIFO的
摘要:利用FPGA芯片及D/A轉(zhuǎn)換器,采用直接數(shù)字頻率合成技術(shù),設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)頻率、幅值可調(diào)的信號(hào)發(fā)生器,同時(shí)闡述了該信號(hào)發(fā)生器的工作原理、電路結(jié)構(gòu)及設(shè)計(jì)思路。經(jīng)過(guò)電路調(diào)試,輸出波形達(dá)到技術(shù)要求,證明了該信
隨著科學(xué)技術(shù)的飛速發(fā)展,自動(dòng)控制系統(tǒng)在各領(lǐng)域中的應(yīng)用越來(lái)越多,特別是計(jì)算機(jī)自動(dòng)控制系統(tǒng)已成為現(xiàn)代科學(xué)技術(shù)、軍事工程和現(xiàn)代工業(yè)等領(lǐng)域不可缺少的部分。因而,自動(dòng)控制元件如作為動(dòng)力裝置的各種電動(dòng)機(jī)、發(fā)電機(jī)和
隨著更多的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標(biāo)準(zhǔn),出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問(wèn)題。FPGA供應(yīng)商多年來(lái)一直支持千兆串行/解串(
時(shí)間等于金錢。隨著科技的不斷發(fā)展,人們?cè)絹?lái)越追求高效率,討厭把時(shí)間花在一些排隊(duì)的事情上。電子信息技術(shù)的發(fā)展,改變了原始呆板固化的排隊(duì)等候方式,轉(zhuǎn)變?yōu)榛贔PGA
近日,Plunify Pte. Ltd. 發(fā)布了其支持Altera 的FPGA和SoC的InTimeTM設(shè)計(jì)優(yōu)化軟件。Plunify的InTime軟件借助于運(yùn)算資源和機(jī)器學(xué)習(xí)技術(shù),快速地生成解決設(shè)計(jì)問(wèn)題的優(yōu)化策略。Altera軟件和IP市場(chǎng)總監(jiān)Alex Grbic說(shuō),&l
POWER8系統(tǒng)采用了可重新程式設(shè)計(jì)的FPGA加速器,顯著提高了系統(tǒng)性能效率和靈活性21ic訊 Altera公司和IBM 發(fā)布了業(yè)界第一款基于FPGA的加速平臺(tái),通過(guò)IBM的一致性加速器處理器接口(CAPI),實(shí)現(xiàn)FPGA與POWER8 CPU順暢的連
1971年,美國(guó)學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct D