針對當(dāng)前系統(tǒng)設(shè)計(jì)中軟硬件設(shè)計(jì)者分別采用不同的設(shè)計(jì)語言存在的問題,采用基于Python的軟硬件協(xié)同設(shè)計(jì)方法,以信號處理和圖像處理中常用的平方根算法為例,在FPGA上實(shí)現(xiàn)了定點(diǎn)平方根算法。實(shí)驗(yàn)結(jié)果表明Python可以有效地將軟件算法快速地轉(zhuǎn)換為硬件設(shè)計(jì),并能大幅度提高系統(tǒng)設(shè)計(jì),仿真和校驗(yàn)的效率,使得這種方法設(shè)計(jì)的產(chǎn)品能更快地進(jìn)入市場。
摘要:為了適應(yīng)全數(shù)字化自動控制更加廣泛的應(yīng)用,采用現(xiàn)場可編程門陣列(FPGA)對異步串行通信控制器(UART)進(jìn)行多模塊的系統(tǒng)設(shè)計(jì)的方法,使串口通信的集成度更高。對UART系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,可分為三個模塊:FP
濾波器是任何信號處理系統(tǒng)的關(guān)鍵組成部分,隨著現(xiàn)代應(yīng)用的日趨復(fù)雜,濾波器設(shè)計(jì)的復(fù)雜程度也日益提高。采用 FPGA 設(shè)計(jì)和實(shí)現(xiàn)的高性能濾波器的能力是模擬方法所望塵莫及的。另外,采用FPGA 設(shè)計(jì)的數(shù)字濾波器可以避免模
工藝領(lǐng)先一直是FPGA前進(jìn)的動力所在。Altera最近推出了采用英特爾14nm Tri-Gate(三柵極)工藝的第10代FPGA器件Stratix 10 FPGA和SoC,以及采用TSMC 20nm工藝的Arria 10產(chǎn)品,并對體系結(jié)構(gòu)進(jìn)行了優(yōu)化,展示出突破性的產(chǎn)
目前,基于軟件無線電的數(shù)字接收機(jī),其定時(shí)同步主要采用異步采樣恢復(fù),即采樣時(shí)鐘獨(dú)立工作,通過估算定時(shí)誤差,控制內(nèi)插濾波器內(nèi)插出最佳采樣時(shí)刻的值。常用的定時(shí)誤差估計(jì)算法主要有:遲早門算法、米勒-穆雷算法、G
摘要 TMBOC調(diào)制信號是GPS中用于L1頻帶的一種新的信號形式,具有較好的兼容性和互操作性。文中介紹了TMBOC調(diào)制的定義及其頻譜特性,闡述了基于FPGA硬件平臺的TMBOC調(diào)制實(shí)現(xiàn)方法,并給出了仿真波形。最后對生成的信號數(shù)
摘要:光纖通信系統(tǒng)中引進(jìn)OFDM技術(shù)給O-OFDM系統(tǒng)帶來對同步、高峰均比等敏感問題。疊加訓(xùn)練序列技術(shù)時(shí)IM/DDO-OFDM系統(tǒng)幀同步算法研究,設(shè)計(jì)了FPGA的算法實(shí)現(xiàn)結(jié)構(gòu),聯(lián)合Matlab,Modelsim等仿真工具驗(yàn)證算法開發(fā)的有效
新型艦艇或航空系統(tǒng)中所裝電子設(shè)備數(shù)量較多,布局緊湊,易造成系統(tǒng)內(nèi)部電磁干擾,普通數(shù)字信號不能夠滿足可靠傳輸?shù)囊螅瑢ζ胀ù写a進(jìn)行調(diào)制后傳輸信息,可使信號的抗干擾性能大大增加。RS232、RS422、RS485以及A
網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將造成30 μ
在信息社會迅猛發(fā)展的21世紀(jì),多媒體信息日益增多,其中人類主要依靠圖像來接收各種各樣的信息。圖像中包含如此巨大的數(shù)據(jù)量,如果不經(jīng)過壓縮,不僅超出了計(jì)算機(jī)的存儲和計(jì)算能力,而且無法完成信息的實(shí)時(shí)傳輸。圖像
1 概述隨著人們對通信信息的充裕性、及時(shí)性和便捷性的要求越來越高,能夠隨時(shí)隨地、方便而及時(shí)地獲取所需信息,變得越來越重要。2002年,IEEE通過了10 Gb/s速率的以太網(wǎng)標(biāo)準(zhǔn)——IEEE 802.3ae[1]。10G以太網(wǎng)
引言短波通信是一種能進(jìn)行遠(yuǎn)距離傳輸,而對電臺的要求相對較低的通信系統(tǒng)。短波具有的遠(yuǎn)距離通信能力和電臺具有的較高機(jī)動性等特點(diǎn),使其在軍事通信領(lǐng)域中具有重要的應(yīng)用價(jià)值。然而,短波信道頻帶窄,傳播特性不穩(wěn)定
引言 Adaboost 算法是Freund 和Schapire 于1995 年提出的,全稱為Adaptive Boosting。它是 Boosting 算法的改進(jìn),意為該算法通過機(jī)器訓(xùn)練與學(xué)習(xí)不斷自適應(yīng)地調(diào)整假設(shè)的錯誤率,這 種靈活性使得Adaboost 算法很容易
1 引言在高速信號處理系統(tǒng)中, 需要緩存高速、大量的數(shù)據(jù), 存儲器的選擇與應(yīng)用已成為系統(tǒng)實(shí)現(xiàn)的關(guān)鍵所在。DDR SDRAM是一種高速CMOS、動態(tài)隨機(jī)訪問存儲器, 它采用雙倍數(shù)據(jù)速率結(jié)構(gòu)來完成高速操作。SDR SDRAM一個時(shí)鐘周
隨著各種高速長時(shí)間物理實(shí)驗(yàn)要求的不斷提高,系統(tǒng)對高速的數(shù)據(jù)采集模塊的需求也越來越高,在許多特殊應(yīng)用的場合中,系統(tǒng)也需要對大量突發(fā)的數(shù)據(jù)進(jìn)行采集處理,用FPGA實(shí)現(xiàn)的高刷新率高分辨率圖像采集系統(tǒng),用于船載雷
摘要:本文首先對EPC C1G2協(xié)議中的相關(guān)內(nèi)容作了簡要介紹,對編解碼系統(tǒng)的架構(gòu)以及各個組成模塊的FPGA實(shí)現(xiàn)作了重點(diǎn)說明,最后給出了Modelsim軟件仿真結(jié)果,以及在讀寫器工作時(shí)使用Signaltap邏輯分析儀抓取的數(shù)據(jù)。 關(guān)
利用語音編碼技術(shù)可有效降低信息存儲量、提高信道利用率?;旌霞罹€性預(yù)測(MELP)語音編碼算法能在較低碼率下提供較高的語音質(zhì)量、自然度和清晰度,已成為美國國防部新的2.4 Kb/s的語音編碼標(biāo)準(zhǔn)。語音編碼技術(shù)在當(dāng)今
基于MELP混合線性碼激勵的FPGA實(shí)現(xiàn)的系統(tǒng)框架介紹
摘要 針對現(xiàn)實(shí)中越來越嚴(yán)重的城市交通擁堵現(xiàn)象,提出了一種城市十字路口交通信號燈控制與FPGA實(shí)現(xiàn)的新方法。解決了各車道車流量不均衡所造成的十字路口交通資源浪費(fèi)問題,設(shè)計(jì)的智能交通控制系統(tǒng)利用對相向車道采用不
1 引言中國于2006年8月頒布了數(shù)字電視的地面廣播標(biāo)準(zhǔn)GB20600-2006,成為繼美國ATSC、歐洲D(zhuǎn)VB-T、日本ISDB-T之后又一重要的地面數(shù)字電視廣播的國家標(biāo)準(zhǔn)。GB20600-2006中對中國數(shù)字電視地面?zhèn)鬏?DigitalterreSTrial Te