數(shù)字ASIC|0">ASIC--上個(gè)世紀(jì)的黏合邏輯 上個(gè)世紀(jì),在數(shù)字化思維主導(dǎo)設(shè)計(jì)領(lǐng)域時(shí),系統(tǒng)是標(biāo)準(zhǔn)處理器,ASSP,模擬電路和"黏合邏輯"的混合物。“黏合邏輯”是通過(guò)
由于ASIC解決方案NRE成本高,產(chǎn)品開(kāi)發(fā)周期較長(zhǎng),在支持各種不同無(wú)線標(biāo)準(zhǔn)升級(jí)上靈活性不足。而FPGA的功耗對(duì)于高速、復(fù)雜運(yùn)算而言要比ASIC和DSP加速器更高,同時(shí)在快速開(kāi)發(fā)和調(diào)試上也難.
電子產(chǎn)品中數(shù)字信號(hào)處理(DSP)芯片的使用率正急劇增加。現(xiàn)場(chǎng)可編程門陣列(FPGA)可支持?jǐn)?shù)百萬(wàn)個(gè)門,并以DSP為中心,這種特性使其性能比標(biāo)準(zhǔn)的DSP芯片有了大幅提升。此外,F(xiàn)PGA還可進(jìn)行中小型批量生產(chǎn),能支持非常強(qiáng)大的原型設(shè)計(jì)與驗(yàn)證技術(shù),以實(shí)現(xiàn)DSP算法的實(shí)時(shí)仿真。但為FPGA和ASIC創(chuàng)建可移植性算法IP也面臨著諸多挑戰(zhàn)與要求。
采用專用器件實(shí)現(xiàn)數(shù)字信號(hào)處理是目前中國(guó)工程師的一個(gè)主要選擇。Altera公司Tony San認(rèn)為,面對(duì)實(shí)現(xiàn)多速濾波的各種方案,設(shè)計(jì)工程師必須評(píng)估所需的數(shù)據(jù)吞吐量,提出高效率的實(shí)現(xiàn)方案并正確地選擇各類硬件,從而實(shí)現(xiàn)設(shè)計(jì)優(yōu)化與盡快完工之間的平衡。
ASIC、FPGA和DSP的應(yīng)用領(lǐng)域呈現(xiàn)相互覆蓋的趨勢(shì),使設(shè)計(jì)人員必須在軟件無(wú)線電結(jié)構(gòu)設(shè)計(jì)中重新考慮器件選擇策略問(wèn)題。本文從可編程性、集成度、開(kāi)發(fā)周期、性能和功率五個(gè)方面論述了選擇ASIC、FPGA和DSP的重要準(zhǔn)則。
多年來(lái),Xilinx公司的可編程邏輯技術(shù)始終扮演著ASIC替代解決方案的角色。過(guò)去十多年來(lái),每次當(dāng)ASIC技術(shù)實(shí)現(xiàn)摩爾定律的預(yù)期,Xilinx FPGA和CPLD都迅速填補(bǔ)了由此而留下的間隙。最近,有些ASIC制造商推出了稱為結(jié)構(gòu)化A
前言 伴隨著工藝技術(shù)水平的提高,當(dāng)前ASIC設(shè)計(jì)規(guī)模和設(shè)計(jì)復(fù)雜度也不斷的提高。合理的選擇驗(yàn)證工具在ASIC設(shè)計(jì)過(guò)程中起了關(guān)鍵作用。下面就結(jié)合實(shí)際的項(xiàng)目開(kāi)發(fā),對(duì)比驗(yàn)證工具的特點(diǎn),幫助大家更好的認(rèn)識(shí)驗(yàn)證工具。 S
愛(ài)特梅爾公司(Atmel Corp)表示,該公司將量產(chǎn)一種新的可定制金屬可編程32位基于ARM的微控制器,這種微處理器被稱為可定制愛(ài)特梅爾處理器(Customizable Atmel Processors, CAP)。愛(ài)特梅爾的ASIC的市場(chǎng)營(yíng)銷總監(jiān)Jay Joh
由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)構(gòu)化ASIC能以極具競(jìng)爭(zhēng)力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用
典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí) 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。 3)、為具有存儲(chǔ)單元的模塊插
為新的ASIC/SOC選擇最優(yōu)嵌入式存儲(chǔ)器IP是設(shè)計(jì)決策的關(guān)鍵。設(shè)計(jì)師應(yīng)了解適用于其特定應(yīng)用程序的最佳存儲(chǔ)器特性的所有關(guān)鍵參數(shù),其尋求的存儲(chǔ)器IP應(yīng)具有足夠的適應(yīng)性,可滿足目標(biāo)SoC的各種需求。盡管有現(xiàn)成的免費(fèi)存儲(chǔ)器IP可供使用,但與可為特定應(yīng)用程序提供更好特性的收費(fèi)IP相比,它并不能總是提供最佳解決方案。
高級(jí)加密標(biāo)準(zhǔn) (AES) 已經(jīng)成為很多應(yīng)用(諸如嵌入式系統(tǒng)中的應(yīng)用等)中日漸流行的密碼規(guī)范。
前 言 嵌入式世界的范圍和概念極其廣泛,可以從ASIC到MCU,而ASIC是有著巨大的潛力和創(chuàng)新力的一種技術(shù),盡管它的設(shè)計(jì)非常昂貴,并且所需世界要花費(fèi)數(shù)年,但這依然不影響它的巨大市場(chǎng)潛力。相比而言,
由于結(jié)構(gòu)化ASIC具有單位成本低、功耗低、性能高和轉(zhuǎn)換快(fast turnaound)等特點(diǎn),越來(lái)越多的先進(jìn)系統(tǒng)設(shè)計(jì)工程師正在考慮予以采用。在結(jié)構(gòu)化ASIC中,像通用邏輯門、存儲(chǔ)器、
隨著傳感器及攝像頭技術(shù)的愈發(fā)成熟,大陸正在研發(fā)一款路況觀察者(Road Condition Observer)應(yīng)用,結(jié)合車載流媒體數(shù)據(jù),或許能夠完成該應(yīng)用的設(shè)計(jì)。該應(yīng)用會(huì)被工程師寫(xiě)入成熟的算法。研究人員將車輛前置攝像頭采集的
挖礦一般是利用大型并行運(yùn)算硬件進(jìn)行一定的計(jì)算,現(xiàn)在火熱的ETH虛擬幣則是用顯卡進(jìn)行挖掘,而難度極高的比特幣和萊特幣則是使用算力更為強(qiáng)大的ASIC礦機(jī)。