www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:基于FPGA和LabVIEW設(shè)計了用于某遙測組件測試的專用設(shè)備。運用DDS技術(shù)實現(xiàn)傳輸速率可變的LNDS信號,并使用LabVIEW圖形編程工具,實現(xiàn)了數(shù)字信號源的交互界面,可以產(chǎn)生由上住機程控信號傳輸速率和數(shù)據(jù)內(nèi)容可變的

摘要:基于FPGA和LabVIEW設(shè)計了用于某遙測組件測試的專用設(shè)備。運用DDS技術(shù)實現(xiàn)傳輸速率可變的LNDS信號,并使用LabVIEW圖形編程工具,實現(xiàn)了數(shù)字信號源的交互界面,可以產(chǎn)生由上住機程控信號傳輸速率和數(shù)據(jù)內(nèi)容可變的LVDS信號。
關(guān)鍵詞:FPGA;LabVIEW;DDS;LVDS

    多種高新技術(shù)應(yīng)用于遙測設(shè)備中,使得待測信號種類繁多,測試量增大,而且測試時間緊迫、環(huán)境復(fù)雜多變等諸多因素對測試系統(tǒng)提出了更高要求,不僅要求測試自動化、快速化,而且要求測試系統(tǒng)結(jié)構(gòu)緊湊堅固,抗干擾能力強,具備在復(fù)雜環(huán)境下工作的能力?;诳偩€技術(shù)的虛擬儀器測試系統(tǒng)架構(gòu),能夠滿足上述要求。PCI總線以其速度高、可靠性強、成本低及兼容性好等性能,在各種總線標(biāo)準(zhǔn)中占有重要地位。FPGA器件具有編程方便、速度快、開發(fā)費用低、周期短等特點,受到了廣大設(shè)計人員的青睞。DDS頻率合成技術(shù)使輸出信號受頻率控制碼和相位控制碼以及參考時鐘控制,容易實現(xiàn)調(diào)頻、調(diào)相,輸出信號具有高速的頻率轉(zhuǎn)換時間、極高的頻率分辨率和低相位噪聲等優(yōu)點?;谏鲜鎏攸c,本設(shè)計運用DDS技術(shù)在FPGA片內(nèi)實現(xiàn)可變頻率方波發(fā)送固定格式數(shù)據(jù),為了實現(xiàn)一個基于虛擬儀器平臺的遙測信號模擬源的設(shè)計,下位機與PC通過I/O卡連接。

1 DDS原理及DDS和LVDS在FPGA中實現(xiàn)
    DDS的原理是利用信號的相位與時間成線性關(guān)系的特性,通過查表的方式得到信號的瞬時值,從而實現(xiàn)頻率合成。DDS的基本原理框圖,如圖1所示,輸出正弦信號頻率分辨率為△f=fmin=fclk/2N,其中,fCLK為輸入時鐘頻率;N為累加器的寬度;輸出頻率為fo=fclk×K/2N,K為頻率字的輸入值。本次芯片采用Altera公司的CycloneⅡEP2CSQ208C8,設(shè)計采用原理圖和Verilog HDL相結(jié)合的辦法實現(xiàn),本設(shè)計中只需在FPGA內(nèi)部得到可變頻率范圍4~8 MHz的方波,所以不需要D/A和低通濾波器。


     相位累加器采用流水線結(jié)構(gòu),即在長延時的邏輯功能塊中插入觸發(fā)器,使復(fù)雜的邏輯分步完成,減小每個部分的處理延時,從而使系統(tǒng)穩(wěn)定地運行在較高的頻率上。
    方波波形存儲器直接調(diào)用FPGA芯片內(nèi)部的ROM(2 048×1)模塊,前1 024個點為0,后1 024個點為1。為了保證一個地址位對應(yīng)一個ROM地址,只截取相位累加器22位地址線的高11位與ROM的11位地址線相連。
    低壓差分信號(Low Voltage Differential Signaling,LVDS)采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),可以實現(xiàn)點對點或一點對多點的連接。圖2所示為CycloneⅡ器件與INDS接口電路,由差分信號發(fā)送器、差分信號互連器、差分信號接受器組成。在實際設(shè)計中,要實現(xiàn)一個LVDS發(fā)送和接收,只需要在MegaWizard中調(diào)用Altlvds并進(jìn)行定制即可。



2 系統(tǒng)設(shè)計
    本設(shè)計主要由兩部分組成:上位機LabVIEW和下位機FPGA。
2.1 方案設(shè)計
    以LabVIEW為軟件開發(fā)平臺開發(fā)人機交互界面,F(xiàn)PGA接受上位機命令以可變頻率固定格式循環(huán)發(fā)送上位機傳送的數(shù)據(jù)。設(shè)計流程,如圖3所示。


2.2 上位機設(shè)計
    上位機用LabVIEW設(shè)計人機交互界面,計算出頻率累加字K,通過I/O卡向下位機傳送數(shù)據(jù)和命令。主要傳送以下幾個方面:圖像數(shù)據(jù)、數(shù)字量信息字、幀頭校驗字、發(fā)送校驗字和K。其程序面板,如圖4所示。


2.3 下位機設(shè)計
    下位機通過I/O卡接受上位機傳輸?shù)臄?shù)據(jù)和命令,并將待發(fā)送數(shù)據(jù)存儲到單口RAM中,接收上位機開始命令后以可變頻率、固定格式循環(huán)發(fā)送存儲在單口RAM中的數(shù)據(jù)。數(shù)據(jù)傳輸格式如下:一幀數(shù)據(jù)130行,每行包括128 Byte。每幀數(shù)據(jù)開始發(fā)送時,先發(fā)送幀頭校驗字,然后再發(fā)送圖像數(shù)據(jù)。圖像數(shù)據(jù)發(fā)送完畢后,緊接著發(fā)送校驗字,再發(fā)送數(shù)字量信息字。下位機硬件框圖如圖5所示。


    發(fā)送數(shù)據(jù)時控制單元將從單口RAM中讀取的待發(fā)送數(shù)據(jù)存放在FPGA中的乒乓RAM中,并串轉(zhuǎn)換后發(fā)送數(shù)據(jù)。FPGA讀取外部RAM數(shù)據(jù)存入乒乓RAM的時間必須小于并串轉(zhuǎn)換后發(fā)送8位數(shù)據(jù)的時間,否則會造成數(shù)據(jù)丟失。發(fā)送的數(shù)據(jù)格式通過有限狀態(tài)機控制,狀態(tài)轉(zhuǎn)移圖,如圖6所示。



3 結(jié)果測試
    本設(shè)計FPGA芯片采用Altera公司的EP2C8Q208C8,使用QuatusⅡ8.1開發(fā)系統(tǒng)實現(xiàn)編程和仿真,完成對電路設(shè)計的功能和時序分析。
    在QuatusⅡ中編譯工程后,建立SignalTapⅡ文件并加入工程、配置STP文件、編譯并將STP文件同原有的設(shè)計下載到FPGA中。人機交互界面設(shè)置發(fā)送頻率為5 MHz,圖像數(shù)據(jù)為循環(huán)發(fā)送0~127,數(shù)字量信息字為0~253,點擊LVDS開始按鈕。通過SignalTapⅡ窗口下查看邏輯分析儀實時捕獲的數(shù)據(jù),格式與要求完全一致,發(fā)送數(shù)據(jù)正確。實時捕獲數(shù)據(jù),如圖7所示。另外,SignalTapⅡ中設(shè)置的采樣時鐘頻率要大于被測信號最高頻率的2倍,否則無法正確反映被測信號波形的變化,測試完畢后要將該邏輯分析儀從項目中刪除。



4 結(jié)束語
    文中探討了基于FPGA和LabVIEW的遙測信號模擬源的設(shè)計,采用了“FPGA+接口+PC”的設(shè)計方案,實現(xiàn)了由PC程控、傳輸速率4~8MHz、固定幀格式的LVDS信號。通過此方法可以在短時間內(nèi)構(gòu)建一個通用靈活的虛擬儀器平臺,接口可以根據(jù)實際條件采用USB、串口、紅外等多種方式。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進(jìn)展如何推動科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉
關(guān)閉