作為一個(gè)電子工程師設(shè)計(jì)電路是一項(xiàng)必備的硬功夫,但是原理設(shè)計(jì)再完美,如果電路板設(shè)計(jì)不合理性能將大打折扣,嚴(yán)重時(shí)甚至不能正常工作。根據(jù)公司工程師的經(jīng)驗(yàn),總結(jié)出以下一些PCB設(shè)計(jì)中應(yīng)該注意的地方,希望能對(duì)您有所啟示。
一般PCB基本設(shè)計(jì)流程如下:前期準(zhǔn)備->PCB結(jié)構(gòu)設(shè)計(jì)->PCB布局->布線->布線優(yōu)化和絲印->網(wǎng)絡(luò)和DRC檢查和結(jié)構(gòu)檢查->制版。
電源電路是一個(gè)電子產(chǎn)品的重要組成部分,電源電路設(shè)計(jì)的好壞,直接牽連產(chǎn)品性能的好壞。我們電子產(chǎn)品的電源電路主要有線性電源和高頻開關(guān)電源。從理論上講,線性電源是用戶需要多少電流,輸入端就要提供多少電流;開關(guān)電源是用戶需要多少功率,輸入端就提供多少功率。
電子設(shè)備的電子信號(hào)和處理器的頻率不斷提升,電子系統(tǒng)已是一個(gè)包含多種元器件和許多分系統(tǒng)的復(fù)雜設(shè)備。高密和高速會(huì)令系統(tǒng)的輻射加重,而低壓和高靈敏度 會(huì)使系統(tǒng)的抗擾度降低。
布線是PCB設(shè)計(jì)過程中技巧最細(xì)、限定最高的,即使布了十幾年布線的工程師也往往覺得自己不會(huì)布線,因?yàn)榭吹搅诵涡紊膯栴},知道了這根線布了出去就會(huì)導(dǎo)致什么惡果,所以,就變的不知道怎么布了。
Altium Designer最多可提供32個(gè)信號(hào)層,包括頂層(Top Layer)、底層(Bottom Layer)和中間層(Mid-Layer)。各層之間可通過通孔(Via)、盲孔(Blind Via)和埋孔(Buried Via)實(shí)現(xiàn)互相連接。
而雙層pcb板即雙層線路板,雙層線路板這種電路板的兩面都有布線,不過要用上兩面的導(dǎo)線,必須要在兩面間有適當(dāng)?shù)碾娐愤B接才行。
為了按時(shí)生產(chǎn)高質(zhì)量的 PCB 板,同時(shí)不增加設(shè)計(jì)時(shí)間且不產(chǎn)生代價(jià)高昂的返工,必須盡早在設(shè)計(jì)流程中發(fā)現(xiàn)設(shè)計(jì)和電路完整性問題。
做好PCB設(shè)計(jì)絕對(duì)是一名電子工程師成功向高手進(jìn)階的證明之一,如果能在做好PCB設(shè)計(jì)的同時(shí)控制好電路板中的EMI,那么更是證明了設(shè)計(jì)者的實(shí)力。
什么是地線?大家在教科書上學(xué)的地線定義是:地線是作為電路電位基準(zhǔn)點(diǎn)的等電位體。這個(gè)定義是不符合實(shí)際情況的。實(shí)際地線上的電位并不是恒定的。如果用儀表測(cè)量一下地線上各點(diǎn)之間的電位,會(huì)發(fā)現(xiàn)地線上各點(diǎn)的電位可能相差很大。
在PCB板的設(shè)計(jì)當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。
作為一個(gè)電子工程師設(shè)計(jì)電路是一項(xiàng)必備的硬功夫,但是原理設(shè)計(jì)再完美,如果電路板設(shè)計(jì)不合理性能將大打折扣,嚴(yán)重時(shí)甚至不能正常工作。根據(jù)公司工程師的經(jīng)驗(yàn),總結(jié)出以下一些PCB設(shè)計(jì)中應(yīng)該注意的地方,希望能對(duì)您有所啟示。
PCB設(shè)計(jì)問答集分為7大不分來將關(guān)于pcb設(shè)計(jì)中遇到的問題,根據(jù)pcb設(shè)計(jì)遇到問題分類劃分,將pcb設(shè)計(jì)中遇到的問題列出,給pcb學(xué)習(xí)者提供學(xué)習(xí)方面。
在整個(gè)原理圖繪制階段,就應(yīng)該考慮需要在版圖階段作出的元件封裝和焊盤圖案決定。下面給出了在根據(jù)元件封裝選擇元件時(shí)需要考慮的一些建議。
多年以來,工程師們開發(fā)了幾種方法來處理引起PCB設(shè)計(jì)中高速數(shù)字信號(hào)失真的噪音。隨著設(shè)計(jì)技術(shù)與時(shí)俱進(jìn),我們應(yīng)對(duì)這些新挑戰(zhàn)的技術(shù)復(fù)雜性也日益增加。目前,數(shù)字設(shè)計(jì)系統(tǒng)的速度按GHz計(jì),這個(gè)速度產(chǎn)生的挑戰(zhàn)遠(yuǎn)比過去顯著。
解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計(jì)等。本文從最基本的PCB布板出發(fā),討論P(yáng)CB分層堆疊在控制EMI輻射中的作用和設(shè)計(jì)技巧。
PCB上的任何一條走線在通過高頻信號(hào)的情況下都會(huì)對(duì)該信號(hào)造成時(shí)延時(shí),蛇形走線的主要作用是補(bǔ)償“同一組相關(guān)”信號(hào)線中延時(shí)較小的部分,這些部分通常是沒有或比其它信號(hào)少通過另外的邏輯處理;最典型的就是時(shí)鐘線,通常它不需經(jīng)過任何其它邏輯處理,因而其延時(shí)會(huì)小于其它相關(guān)信號(hào)。
有規(guī)劃的人生,會(huì)讓人感覺心里踏實(shí);自然,有規(guī)劃的PCB設(shè)計(jì),也是更讓人信服,layout工程師也可以少走彎路。
要想PCB設(shè)計(jì)第一次就能成功,有許多小竅門,這需要總結(jié)。
總結(jié)了一些在用PCB設(shè)計(jì)時(shí)會(huì)出現(xiàn)的問題和設(shè)計(jì)技巧,希望對(duì)大家有幫助。