通用處理器技術(shù)有限公司(GPT)是全球領(lǐng)先的異構(gòu)系統(tǒng)處理器IP授權(quán)商。GPT今日宣布,其IP核已經(jīng)在硅片上成功實(shí)現(xiàn),并已通過(guò)HSA(異構(gòu)系統(tǒng)架構(gòu))一致性測(cè)試。公司還宣布了新的機(jī)器學(xué)習(xí)和深層神經(jīng)網(wǎng)絡(luò)的開源項(xiàng)目,旨在進(jìn)一步推動(dòng)HSA技術(shù)的發(fā)展。
為系統(tǒng)級(jí)芯片(SoC)供應(yīng)商提供全面IP 解決方案的領(lǐng)先廠商Arasan Chip Systems(Arasan)有限公司宣布擴(kuò)展其業(yè)內(nèi)最大的DPHY IP產(chǎn)品組合,新添了對(duì)TSMC 28納米HPC工藝和2.5Gbps速度的支持。Arasan今日宣布,其MIPI DPHY I
摘要 IP核的廣泛應(yīng)用提高了電路集成的效率。由于眾多功能各異的IP核集成在電路中,完善的測(cè)試機(jī)制是確保其正常工作的前提。因此,如何對(duì)IP核進(jìn)行測(cè)試成為復(fù)用IP核技術(shù)必須解決的問(wèn)題。IEEE Std 1500提供了IP核的測(cè)試
SOPC(System On a Programmable Chip,可編程芯片系統(tǒng))就是在一個(gè)可編程芯片上實(shí)現(xiàn)一個(gè)電子系統(tǒng)的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與融合的產(chǎn)
現(xiàn)代測(cè)控系統(tǒng)和通信領(lǐng)域?qū)?shù)據(jù)傳輸速率的要求越來(lái)越高。相比PC 中其他技術(shù)的發(fā)展,總線技術(shù)的發(fā)展顯得相對(duì)緩慢,總線性能已經(jīng)成為制約系統(tǒng)性能發(fā)揮的瓶頸。傳統(tǒng)的ISA, EISA 總線等已無(wú)法適應(yīng)高速數(shù)據(jù)傳輸?shù)囊?,P
新型安全性四端口網(wǎng)絡(luò) PMC/XMC卡和光纖通道IP內(nèi)核結(jié)合SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件,可加快廣泛應(yīng)用的開發(fā)周期 21ic訊 美高森美公司(Microsemi Corporation) 宣布與New Wave Design & Verification (N
0 引言隨著芯片規(guī)模的越來(lái)越大、資源的越來(lái)越豐富, 芯片的設(shè)計(jì)復(fù)雜度也大大增加。事實(shí)上, 在芯片設(shè)計(jì)完成后, 有時(shí)還需要根據(jù)情況改變一些控制, 這在使用過(guò)程中會(huì)經(jīng)常遇到。
21ic訊 廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)近日宣布發(fā)起IP軟核平臺(tái)—星核計(jì)劃,該計(jì)劃旨在打造具有中國(guó)自主知識(shí)產(chǎn)權(quán)的可重復(fù)使用的集成電路設(shè)計(jì)平臺(tái)。星核計(jì)劃以FPGA為設(shè)計(jì)及驗(yàn)
OLED具備自發(fā)光、不需背光源、對(duì)比度高、厚度薄、視角廣、反應(yīng)速度快、可用于撓曲性面板、使用溫度范圍廣、構(gòu)造及制程較簡(jiǎn)單等優(yōu)異特性,被認(rèn)為是下一代的平面顯示器新
OLED具備自發(fā)光、不需背光源、對(duì)比度高、厚度薄、視角廣、反應(yīng)速度快、可用于撓曲性面板、使用溫度范圍廣、構(gòu)造及制程較簡(jiǎn)單等優(yōu)異特性,被認(rèn)為是下一代的平面顯示器新
嵌入式系統(tǒng)已經(jīng)廣泛地應(yīng)用到當(dāng)今各個(gè)領(lǐng)域,與我們的生活息息相關(guān),小到掌上的數(shù)字產(chǎn)品,大到汽車、航天飛機(jī)。提到嵌入式系統(tǒng)我們很快會(huì)聯(lián)想到單片機(jī),不錯(cuò),MCU是最基礎(chǔ)和常
摘要 針對(duì)FFT算法基于FPGA實(shí)現(xiàn)可配置的IP核。采用基于流水線結(jié)構(gòu)和快速并行算法實(shí)現(xiàn)了蝶形運(yùn)算和4k點(diǎn)FFT的輸入點(diǎn)數(shù)、數(shù)據(jù)位寬、分解基自由配置。使用Verilog語(yǔ)言編寫,利用ModelSim仿真,由ISE綜合并下載,在Xilinx
摘要:異步串行通信接口(SCI)因其結(jié)構(gòu)簡(jiǎn)潔、使用方便,因而在各類MCU、DSP和MPU芯片設(shè)計(jì)中獲得廣泛的應(yīng)用。本文給出一種以狀態(tài)機(jī)為控制核心、以數(shù)據(jù)流為執(zhí)行中心的異步串行通信接口IP核結(jié)構(gòu)設(shè)計(jì)的通用方法。此方法已
1引言目前,集成電路的嵌入式技術(shù)發(fā)展越來(lái)越快,各色嵌入式產(chǎn)品也越來(lái)越受歡迎,尤其是以大屏幕多功能的手機(jī)、平板電腦等為典型代表,做為其控制核心的高性能、低功耗的微控
摘要:在介紹IEEE802.11MAC協(xié)議結(jié)構(gòu)的基礎(chǔ)上,給出協(xié)議開放的方案和步驟,提出IEEE802.11MAC協(xié)議在32位ARM7TDMI微處理器S3C4510B上的一種移植方案,開發(fā)出了嵌入式IEEE802.
摘要:提出一種可進(jìn)化IP核的設(shè)計(jì)和實(shí)現(xiàn)方法。這種IP核采用進(jìn)化硬件的設(shè)計(jì)思想,將遺傳算法運(yùn)用于硬件電路的設(shè)計(jì)中,使電路能根據(jù)當(dāng)前的環(huán)境自動(dòng)進(jìn)行內(nèi)部電路的時(shí)化,從而生
本論文針對(duì)USB1.1 協(xié)議規(guī)范,本著自主開發(fā)USB 控制芯片,把MCU 和USB 設(shè)備控制器用軟核的形式集成在一塊芯片上,微控制器我們是用14 位指令字長(zhǎng)度,且是單字節(jié)指令和單周期指令,其核心指令只有 39 條,容易掌握和設(shè)計(jì),而且完全滿足總體設(shè)計(jì)的要求。
【導(dǎo)讀】Actel,ProASIC3 FPGA為平臺(tái)的ARINC 429 IP核,Barco DO-254認(rèn)證 Actel公司宣布Barco Silex專為Actel ProASIC3 FPGA而開發(fā)的BA511 ARINC 429 IP核已在多個(gè)安全關(guān)鍵性航空電子應(yīng)用中通過(guò)DO-254認(rèn)證。配有 Bar
0 引言隨著芯片規(guī)模的越來(lái)越大、資源的越來(lái)越豐富, 芯片的設(shè)計(jì)復(fù)雜度也大大增加。事實(shí)上, 在芯片設(shè)計(jì)完成后, 有時(shí)還需要根據(jù)情況改變一些控制, 這在使用過(guò)程中會(huì)經(jīng)常遇到。
[導(dǎo)讀] 為電信網(wǎng)、企業(yè)網(wǎng)和物聯(lián)網(wǎng)(IoT)網(wǎng)絡(luò)提供先進(jìn)芯片解決方案的領(lǐng)先供應(yīng)商Vitesse Semiconductor公司日前宣布:飛思卡爾半導(dǎo)體為其28nm QorIQ? T1040四核和T1020雙核通信處理器選用了Vitesse的VSC9953-01 SparX