可編程邏輯器件主要包括FPGA和CPLD,F(xiàn)PGA是Field Programmable Gate Array縮寫(xiě),CPLD是Complex Promrammable Logic Device的縮寫(xiě)。隨著芯片技術(shù)的發(fā)展,CPLD和FPGA的概念已經(jīng)模糊在一起,如Altera和Lattice公司把小容
引言隨著系統(tǒng)性能的不斷提升,系統(tǒng)功耗也隨之增大,如何對(duì)系統(tǒng)進(jìn)行有效的散熱,控制系統(tǒng)溫度滿足芯片的正常工作條件變成了一個(gè)十分棘手的問(wèn)題。通常使用風(fēng)冷技術(shù)對(duì)系統(tǒng)進(jìn)行散熱。采用風(fēng)冷技術(shù)時(shí)要重點(diǎn)考慮散熱效率問(wèn)
從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問(wèn)題。降低FPGA功耗是降低
1.引言隨著集成電路復(fù)雜度越來(lái)越高,測(cè)試開(kāi)銷在電路和系統(tǒng)總開(kāi)銷中所占的比例不斷上升,測(cè)試方法的研究顯得非常突出。目前在測(cè)試源的劃分上可以采用內(nèi)建自測(cè)試或片外測(cè)試。內(nèi)建自測(cè)試把測(cè)試源和被測(cè)電路都集成在芯片
Microsemi推出下一代SmartFusion2 SoC FPGA;提供安全性、可靠性和低功耗的突破能力業(yè)界唯一瞄準(zhǔn)工業(yè)、國(guó)防、航空、通訊和醫(yī)療應(yīng)用的快閃FPGA器件致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品供應(yīng)商美高
21ic訊 美高森美公司(Microsemi Corporation)發(fā)布新的SmartFusion®2系統(tǒng)級(jí)芯片(system-on-chip,SoC)現(xiàn)場(chǎng)可編程門(mén)陣列(field programmable gate array,F(xiàn)PGA)系列。Microsemi下一代SmartFusion2 SoC FPGA設(shè)計(jì)
FPGA 設(shè)計(jì)人員在滿足關(guān)鍵時(shí)序余量的同時(shí)力爭(zhēng)實(shí)現(xiàn)更高性能,在這種情況下,存儲(chǔ)器接口的設(shè)計(jì)是一個(gè)一向構(gòu)成艱難而耗時(shí)的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。盡管如此,I/
1 引 言移相信號(hào)發(fā)生器屬于信號(hào)源的一個(gè)重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負(fù)載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實(shí)現(xiàn)
DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DI
ASIC 和 FPGA 具有不同的價(jià)值主張,選擇其中之一之前,一定要對(duì)其進(jìn)行仔細(xì)評(píng)估。2種技術(shù)的比較信息非常豐富。這里介紹了ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)。FPGA 和 ASIC 的設(shè)計(jì)優(yōu)勢(shì)比較FPGA 的設(shè)計(jì)優(yōu)勢(shì)更快的面市時(shí)間 - 無(wú)需布
很多人對(duì)于CPLD下JTAG的下載很熟悉了,可轉(zhuǎn)到FPGA來(lái)的時(shí)候,多多少少有些迷惑,怎么 出現(xiàn)配置芯片了,為什么要用不同的下載電纜,不同的下載模式?我就自己知道的一點(diǎn)東西談一些個(gè)人的見(jiàn)解,并發(fā)一些資料.有問(wèn)題大家也一起討
功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高
引言在飛行試驗(yàn)過(guò)程中,飛行試驗(yàn)安全監(jiān)控對(duì)飛行試驗(yàn)的安全起著至關(guān)重要的作用。飛行試驗(yàn)本身具有相當(dāng)?shù)娘L(fēng)險(xiǎn)性,危及飛機(jī)和試飛員安全的因素錯(cuò)綜復(fù)雜、涉及面廣,不但包含飛機(jī)本身的因素,還包括許多外界條件。由于不
近期,Altera CTO Misha Burich時(shí)隔5個(gè)月再度訪華,帶來(lái)了最新Altera基于20nm的關(guān)鍵消息。創(chuàng)新的3D集成和賽靈思不同的是,Altera在28nm時(shí)代并沒(méi)有宣傳3D或者2.5D技術(shù),因此原本在代工廠上與TSMC合作更長(zhǎng)時(shí)間的Altera
視頻監(jiān)控系統(tǒng)是火車站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)所、購(gòu)物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)的增加,對(duì)視覺(jué)監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成
簡(jiǎn)單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低。當(dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡(jiǎn)單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典型波形
FPGA的基本特點(diǎn)1)采用FPGA設(shè)計(jì)ASIC電路(專用集成電路),用戶不需要投片生產(chǎn),就能得到合用的芯片。2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。3)FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。4)FPGA是ASIC電路中設(shè)計(jì)周期
FPGA工作原理FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內(nèi)部連線(Interconnect)三個(gè)部分。 現(xiàn)場(chǎng)可編
電機(jī)一直是工業(yè)應(yīng)用中的耗電大戶,發(fā)展高能效、高可靠性和高耐久的電機(jī)勢(shì)在必行,國(guó)家積極推出政策和標(biāo)準(zhǔn)也正加速這一進(jìn)程。面對(duì)來(lái)自政策約束和不同領(lǐng)域差異化需求的雙重壓力,電機(jī)控制芯片廠商在控制算法上不斷創(chuàng)新
Microsemi下一代SmartFusion2 SoC FPGA 實(shí)現(xiàn)性能突破