從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。降低FPGA功耗是降低
隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實時處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實,但在一些特殊條件下,無法實時傳輸數(shù)據(jù),必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統(tǒng)置入
21ic訊 Altera公司日期宣布,在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺上采用了Altera® Str
近日,Altera公司公司展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹立了另一關(guān)鍵里程碑,表明Altera 20 nm FPGA早期使用計劃最近又獲得成功。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器
Cadence設(shè)計系統(tǒng)公司4月9日宣布與TSMC簽訂了一項長期合作協(xié)議,共同開發(fā)16納米FinFET技術(shù),以其適用于移動、網(wǎng)絡(luò)、服務(wù)器和FPGA等諸多應(yīng)用領(lǐng)域。此次合作非常深入,開始于工藝制造的早期階段,貫穿于設(shè)計分析至設(shè)計簽
盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
隨著復(fù)雜可編程邏輯器件(CPLD)密度的提高,數(shù)字器件設(shè)計人員在進行大型設(shè)計時,既靈活又容易,而且產(chǎn)品可以很快進入市場。許多設(shè)計人員已經(jīng)感受到CPLD容易使用、時序可預(yù)測和速度高等優(yōu)點,然而,在過去由于受到CPLD密度
arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計算機。DSP主要用來計算,計算功能很強悍,一般嵌入式芯片用來控制,而DSP用來計算,譬如一般手機有一個arm芯片,主要用
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系
上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會,現(xiàn)場展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機交互界面、面向工業(yè)電子的控制應(yīng)用,
電信業(yè)者及監(jiān)控系統(tǒng)開發(fā)商分別為擴大長程演進計劃(LTE)網(wǎng)路覆蓋率與減輕監(jiān)控中心伺服器的工作負擔,紛紛展開遠端無線頭端設(shè)備(RRH)和智能攝影鏡頭等分散式運算系統(tǒng)布建,因而帶動低功耗FPGA的需求, 低功耗現(xiàn)場可編程
上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會,現(xiàn)場展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機交互界面、面向工業(yè)電子的控制應(yīng)用,
微機電系統(tǒng)(MEMS)時脈元件正大規(guī)模取代石英產(chǎn)品。MEMS時脈元件商近期攻勢再起,透過與應(yīng)用處理器和現(xiàn)場可編程閘陣列(FPGA)業(yè)者合力開發(fā)參考設(shè)計,以及內(nèi)建MEMS諧振器矽智財(IP)的系統(tǒng)單晶片(SoC),加速在時脈應(yīng)用市場
FPGA業(yè)攤上大事了就在不久前Xilinx和Altera兩大戰(zhàn)車競相宣布要推出20nm FPGA時,2月底,已聲稱要做22nmFPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型號的
“未來賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案。”提到賽靈思的未來,其亞太區(qū)銷售與市場副總裁楊飛如是說。
引言中國散裂中子源實驗的簡圖如圖1所示,其原理是把中子束打在被測樣品(例如新藥品或機翼材料)上,探測被反射的中子位置就能計算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點如下: A/D采集通道多,每個通道的數(shù)據(jù)帶寬高,且需要把
FPGA業(yè)攤上大事了 就在不久前Xilinx和Altera兩大戰(zhàn)車競相宣布要推出20nm FPGA時,2月底,已聲稱要做22nm FPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型
基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶崿F(xiàn)
ARM公司在上周的CCBN 2013期間,向國內(nèi)媒體宣布了其最新發(fā)展規(guī)劃以及對中國市場的一些戰(zhàn)略投入和關(guān)注點,ARM未來的4大核心領(lǐng)域計算、服務(wù)器、網(wǎng)絡(luò)連接及嵌入式圖形處理器。經(jīng)過近三十年的發(fā)展,在如今的處理器領(lǐng)域,