1. 引言O(shè)FDM能有效抑制多徑信道引起的深度衰落、抵抗脈沖噪聲和具有較高的頻譜效率的特點(diǎn)。但是OFDM的傳輸符號(hào)是多載波的QAM信號(hào)經(jīng)過(guò)IFFT處理后得到的結(jié)果,由于這種處理是
本文采用EDA設(shè)計(jì)方法,把數(shù)字頻率計(jì)系統(tǒng)組建分解成若干個(gè)功能模塊進(jìn)行設(shè)計(jì)描述,選用Altera公司生產(chǎn)的FPGA產(chǎn)品FLEX10K系列的 EPF10K10LC84-4芯片,下載適配后,便可以在數(shù)碼管上顯示出待測(cè)頻率的數(shù)值。實(shí)驗(yàn)證明,其軟件設(shè)計(jì)思想清晰,硬件電路簡(jiǎn)單,具有一定的實(shí)用性。
引言在工業(yè)系統(tǒng)中選擇器件需要考慮多個(gè)因素,其中包括:性能、工程變更的成本、上市時(shí)間、人員的技能、重用現(xiàn)有IP/程序庫(kù)的可能性、現(xiàn)場(chǎng)升級(jí)的成本,以及低功耗和低成本。工
FPGA配置方式靈活多樣,根據(jù)芯片是否能夠自己主動(dòng)加載配置數(shù)據(jù)分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲(chǔ)器中的配置比特流,
近兩日股價(jià)連續(xù)大漲的紫光國(guó)芯在接受數(shù)家機(jī)構(gòu)調(diào)研時(shí)表示,前三季因研發(fā)投入加大及市場(chǎng)競(jìng)爭(zhēng)加劇,整體毛利率下降,導(dǎo)致業(yè)績(jī)下降。目前第四季度經(jīng)營(yíng)好于預(yù)期,對(duì)全年業(yè)績(jī)估計(jì)相對(duì)樂觀,公司積極開拓集成電路業(yè)務(wù)市場(chǎng),營(yíng)業(yè)收入穩(wěn)定增長(zhǎng)。
近兩日股價(jià)連續(xù)大漲的紫光國(guó)芯在接受數(shù)家機(jī)構(gòu)調(diào)研時(shí)表示,前三季因研發(fā)投入加大及市場(chǎng)競(jìng)爭(zhēng)加劇,整體毛利率下降,導(dǎo)致業(yè)績(jī)下降。目前第四季度經(jīng)營(yíng)好于預(yù)期,對(duì)全年業(yè)績(jī)估計(jì)相對(duì)樂觀,公司積極開拓集成電路業(yè)務(wù)市場(chǎng),營(yíng)業(yè)收入穩(wěn)定增長(zhǎng)。
摘要: 介紹了精密時(shí)鐘同步協(xié)議(PTP)的原理。本文精簡(jiǎn)了該協(xié)議,設(shè)計(jì)并實(shí)現(xiàn)了一種低成本、高精度的時(shí)鐘同步系統(tǒng)方案。該方案中,本地時(shí)鐘單元、時(shí)鐘協(xié)議模塊、發(fā)送緩沖、接收
摘 要:本文研究了一種運(yùn)用FPGA進(jìn)行數(shù)據(jù)處理的方法,包括:提取輸入數(shù)據(jù)的高log2M個(gè)比特位的數(shù)據(jù),作為高有效位,根據(jù)預(yù)先設(shè)置的目標(biāo)函數(shù)的計(jì)算表格,查找所述高有效位對(duì)應(yīng)
摘要:為了滿足高速圖像數(shù)據(jù)采集系統(tǒng)中對(duì)高帶寬和大容量的要求,利用Virtex-7 系列FPGA 外接DDR3 SDRAM 的設(shè)計(jì)方法,提出了一種基于Verilog-HDL 語(yǔ)言的DDR3 SDRAM 控制器用
在談到多扇出問題之前,先了解幾個(gè)相關(guān)的信息,也可以當(dāng)成是名詞解釋。扇入、扇出系數(shù)扇入系數(shù)是指門電路允許的輸入端數(shù)目。一般門電路的扇入系數(shù)為1—5,最多不超過(guò)8
IODelay是Xilinx FPGA IO結(jié)構(gòu)內(nèi),一個(gè)很有用處的單元,至少?gòu)腟partan6/Virtex5時(shí)代開始,就已經(jīng)集成了這一技術(shù),在很多高速接口互聯(lián)時(shí),我們都可能找到IODelay的用武之地。
我國(guó)的便攜能源消費(fèi)市場(chǎng)會(huì)比2011年提高30%-50%的購(gòu)買量。隨著FPGA硅芯片的更新?lián)Q代,F(xiàn)PGA產(chǎn)品的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得FPGA在電子系統(tǒng)領(lǐng)域能夠取代此前只有ASIC和ASSP才能發(fā)揮的作用。但是,F(xiàn)PGA必須有適當(dāng)?shù)脑O(shè)計(jì)工具輔助,讓設(shè)計(jì)人員充分發(fā)揮其作用,否則再好的產(chǎn)品也毫無(wú)意義。
消費(fèi)性電子產(chǎn)品汰換周期越來(lái)越短,且功能復(fù)雜度不斷提高,使得系統(tǒng)研發(fā)人員面臨縮短產(chǎn)品開發(fā)時(shí)間的嚴(yán)峻挑戰(zhàn)。所幸,現(xiàn)今自動(dòng)化測(cè)試系統(tǒng)已開始導(dǎo)入開放式FPGA,將有助EDA開發(fā)環(huán)境與測(cè)量軟件的整合,讓工程師可同時(shí)進(jìn)行系統(tǒng)設(shè)計(jì)與測(cè)試,加快研發(fā)時(shí)程。
隨著摩爾定律越來(lái)越接近瓶頸,制造ASIC芯片的成本越來(lái)越高。因此,設(shè)計(jì)者會(huì)希望ASIC能實(shí)現(xiàn)一定的可配置性,同時(shí)又不影響性能。在希望能做成可配置的模塊中,負(fù)責(zé)與其他芯片或者總線通信的接口單元又首當(dāng)其沖。
近年來(lái),在終端應(yīng)用轉(zhuǎn)變,傳統(tǒng)芯片面臨材料和架構(gòu)瓶頸等現(xiàn)狀的影響下,市場(chǎng)對(duì)FPGA的關(guān)注達(dá)到了前所未有的高度。但傳統(tǒng)單純的FPGA似乎不能滿足多樣化的需求,從而延伸出eFPGA和FPGA SoC這兩個(gè)方向。新的嵌入式FPGA和業(yè)界一直在努力整合的FPGA SoC,誰(shuí)會(huì)是未來(lái)的選擇?
在啟動(dòng)目前的大型系統(tǒng)單芯片 FPGA 的多重電軌時(shí),有許多技巧可用來(lái)控制其啟動(dòng)順序和時(shí)序。遵照裝置制造商所指定的正確順序甚為重要,如此可避免裝置抽取過(guò)多電流而導(dǎo)致?lián)p壞。
說(shuō)起FPGA,就不得不提業(yè)內(nèi)最近的一個(gè)新聞。9月14日,美國(guó)外國(guó)投資委員會(huì)發(fā)布聲明稱,美國(guó)總統(tǒng)特朗普下達(dá)行政指令,叫停了中國(guó)背景私募股權(quán)基金(Canyon Bridge Fund Partners)收購(gòu)美國(guó)芯片制造商Lattice(萊迪思)的
前言阿里云虛擬化團(tuán)隊(duì)異構(gòu)計(jì)算和高性能計(jì)算團(tuán)隊(duì)一直致力于將計(jì)算資源"平民化";平民化這個(gè)詞我第一次是從高性能計(jì)算團(tuán)隊(duì)何萬(wàn)青老師那邊聽到的,他們?cè)谧龅腅-HPC就是要讓所有
到2020年,將有500萬(wàn)臺(tái)終端實(shí)現(xiàn)聯(lián)網(wǎng)。每個(gè)終端將會(huì)源源不斷地產(chǎn)生數(shù)據(jù),這些數(shù)據(jù)匯聚起來(lái)就是海量的數(shù)據(jù)。除了物聯(lián)網(wǎng),還有機(jī)器人、5G通信、人工智能等,對(duì)芯片數(shù)據(jù)處理能力提出巨大的需求:強(qiáng)大的運(yùn)算能力,更快的計(jì)算速度,更小的延時(shí),同時(shí)還要保持低功耗等等。
背景“No PP,No WAY”這是個(gè)眼見為實(shí)的世界,這是個(gè)視覺構(gòu)成的信息洪流的世界。大腦處理視覺內(nèi)容的速度比文字內(nèi)容快6萬(wàn)倍,而隨著智能手機(jī)的普及,圖片、視頻的