自動(dòng)布線必然要占用更大的PCB面積,同時(shí)產(chǎn)生比手動(dòng)布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價(jià)所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本,也就給降價(jià)找到了理由。
導(dǎo)語基于FPGA的通用CNN加速設(shè)計(jì),可以大大縮短FPGA開發(fā)周期,支持業(yè)務(wù)深度學(xué)習(xí)算法快速迭代;提供與GPU相媲美的計(jì)算性能,但擁有相較于GPU數(shù)量級的延時(shí)優(yōu)勢,為業(yè)務(wù)構(gòu)建最強(qiáng)
致力于在功耗、安全、可靠性和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC)發(fā)布采用陶瓷四方扁平封裝(CQFP)的RTG4™高速度信號處理,耐輻射可編程邏輯器件(FPGA)工程樣品。全新CQ352封裝符合用于太空應(yīng)用的CQFP行業(yè)標(biāo)準(zhǔn),具有352個(gè)引腳,相比更多引腳數(shù)目的封裝,其集成度成本效益更高,并且是唯一用于同級高速耐輻射FPGA器件的CQFP封裝。
2017年10月25日,在“IC-CHINA 2017”芯品發(fā)布會上, 上海安路信息科技有限公司(以下簡稱“安路科技”) 針對工業(yè)控制、視頻橋接、接口擴(kuò)展、IOT應(yīng)用和通信等市場,推出了第二代“小精靈”ELF2系列高性能、微安級低功耗FPGA和集成MCU內(nèi)核的 SOC FPGA,以及相應(yīng)的配套開發(fā)軟件。本次發(fā)布的ELF2系列包含了EF2L1500、EF2L2500、EF2L4500 三款FPGA器件以及集成了MCU內(nèi)核的ELF2M4500 SOC FPGA器件,近日開始對這些器件提供工程樣品和開發(fā)套件。
現(xiàn)場可編程邏輯門陣列(FPGA)和高性能數(shù)字信號處理器(DSP)是高速信號處理領(lǐng)域兩大關(guān)鍵器件,F(xiàn)PGA和DSP的運(yùn)算速度及并行處理效能成為制約高速信號處理應(yīng)用的主要因素。FPGA以
現(xiàn)場可編程門陣列即FPGA,是從EPLD、PAL、GAL等這些可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展起來的。作為專業(yè)集成電路領(lǐng)域中的半定制電路而出現(xiàn)的FPGA,不但解決了定制電路的不足,而且克服了原有可編程器件因門電路數(shù)有限的而
Achronix近日宣布為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速數(shù)據(jù)密集的人工智能(AI)/機(jī)器學(xué)習(xí)、5G移動(dòng)通信、汽車先進(jìn)駕駛員輔助系統(tǒng)(ADAS)、數(shù)據(jù)中心和網(wǎng)絡(luò)應(yīng)用; Speedcore custom blocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨(dú)立芯片上無法實(shí)現(xiàn)的功能。利用Speedcore custom blocks定制單元塊,客戶可以獲得AS
在硬件原理設(shè)計(jì)和布線的時(shí)候,CPLD不用考慮引腳的順序,可從布方便的角度安排需要的信號位置,使得布線難度大幅度降低,直接帶來布線優(yōu)化的好處。如此方便的設(shè)計(jì),各位搞單片機(jī)嵌入式的工程師友,有沒有想要學(xué)習(xí)的沖動(dòng)?!
賽靈思公司(Xilinx, Inc.)今天在2017杭州·云棲大會上宣布,阿里巴巴旗下云計(jì)算公司阿里云在其最新款的FPGA加速服務(wù)中選擇了賽靈思。作為全球第三、中國最大的云計(jì)算提供商,阿里云為超過100萬客戶提供高性能、彈性的計(jì)算服務(wù)?;谫愳`思FPGA的全新F2實(shí)例,讓阿里云客戶能夠加速數(shù)據(jù)分析、基因組學(xué)、視頻處理和機(jī)器學(xué)習(xí)等各種工作負(fù)載。
眾所周知FPGA的硬件資源被劃分為若干個(gè)不同的bank,Xilinx一些高端的FPGA器件由22個(gè)甚至更多個(gè)bank組成,這樣設(shè)計(jì)主要是為了提高靈活性。FPGA的I/O支持1.8V、2.5V和3.3V等多
對于NI很多專注于數(shù)據(jù)采集領(lǐng)域的客戶來說,對采集到的信號在前端加入濾波功能是非常常見的需求。但是,可能由于他們對NI產(chǎn)品不夠了解,不知道這部分功能完全可以由FPGA來完
對于各種不同的數(shù)據(jù)中心工作負(fù)載,F(xiàn)PGA 可以顯著提高性能,最大程度減少附加功耗并降低總體擁有成本 (TCO)。例如,英特爾合作伙伴 Swarm64 使用英特爾® FPGA 將實(shí)時(shí)數(shù)據(jù)庫查詢性能提升了 10 倍,預(yù)計(jì)在三年內(nèi)可節(jié)省超過 40% 的總體擁有成本。
今天,英特爾推出一款完備的硬件和軟件平臺解決方案,旨在加快實(shí)現(xiàn)基于現(xiàn)場可編程門陣列 (FPGA) 的定制化的網(wǎng)絡(luò)、存儲和計(jì)算工作負(fù)載加速。
基于FPGA 的嵌入式圖像檢測系統(tǒng)因其快速的處理能力和靈活的編程設(shè)計(jì)使得它在工業(yè)現(xiàn)場的應(yīng)用非常廣泛,通常這些系統(tǒng)都是通過采集圖像數(shù)據(jù)流并對它實(shí)時(shí)處理得到所需的特征信
通常所說的JTAG大致分兩類,一類用于測試芯片的電氣特性,檢測芯片是否有問題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。一個(gè)含有JTAG Debug接口模塊的CPU,只
RSA算法是一種最廣為使用的“非對稱加密算法”,一般公鑰/私鑰長度越長,安全性就越好,計(jì)算也越復(fù)雜。百度云https改造中應(yīng)用了RSA 2048加解密算法,針對高計(jì)算復(fù)
FPGA中的存儲塊DRAM某些FPGA終端,包含板載的、可以動(dòng)態(tài)隨機(jī)訪問的存儲塊(DRAM),這些存儲塊可以在FPGA VI中直接訪問,速率非常高。DRAM可以用來緩存大批量的數(shù)據(jù),而且速度
介紹傳統(tǒng)時(shí)序優(yōu)化的方法和訓(xùn)練方向主要集中在檢查和改善RTL代碼或是時(shí)序約束。盡管這種方法行之有效,但在實(shí)戰(zhàn)中因?yàn)榧夹g(shù)和商業(yè)方面的限制,很多更改都不可能真正的執(zhí)行下去
應(yīng)對快速成長的物聯(lián)網(wǎng)(IoT)應(yīng)用市場,處理器大廠英特爾(Intel)推出 Intel Cyclone 10 這款可現(xiàn)場編碼的閘極陣列(FPGAs)系列產(chǎn)品。這款 FPGA 設(shè)計(jì)提供快速、省電的處理能力,并可適用于汽車、工業(yè)自動(dòng)化、專業(yè)影音及視覺系統(tǒng)等各種應(yīng)用。
互聯(lián)的世界,數(shù)據(jù)的需求呈現(xiàn)出一個(gè)指數(shù)型的增長,預(yù)測2020年左右,數(shù)據(jù)的洪流將奔涌而來,話不多說,看下圖。這么大的數(shù)據(jù)量,意味著網(wǎng)絡(luò)就必須要在更高的速度上處理更多的數(shù)據(jù),數(shù)據(jù)中心也必須要做更復(fù)雜的計(jì)算、