CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來(lái)的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。 在
在研究基于DSP的視頻監(jiān)控系統(tǒng)時(shí),考慮到高速實(shí)時(shí)處理及實(shí)用化兩方面的具體要求,需要開(kāi)發(fā)一種具有高速、高集成度等特點(diǎn)的視頻圖象信號(hào)采集系統(tǒng),為此系統(tǒng)采用專用視頻解碼芯片和復(fù)雜可編程邏輯器件(CPLD)構(gòu)成前端圖象采集部分。設(shè)計(jì)上采用專用視頻解碼芯片,以CPLD器件作為控制單元和外圍接口,以FIFO為緩存結(jié)構(gòu),能夠有效地實(shí)現(xiàn)視頻信號(hào)的采集與讀取的高速并行,具有整體電路簡(jiǎn)單、可靠性高、集成度高、接口方便等優(yōu)點(diǎn),無(wú)需更改硬件電路,就可以應(yīng)用于各種視頻信號(hào)處理系統(tǒng)中。使得原來(lái)非常復(fù)雜的電路設(shè)計(jì)得到了極大的簡(jiǎn)化,并且
介紹了基于DSP 和CAN 現(xiàn)場(chǎng)總線的分布式新型變電站RTU 的設(shè)計(jì)方案。該RTU 分為通信主控模塊和信號(hào)測(cè)控模塊, 介紹了這兩個(gè)模塊的設(shè)計(jì)方法及CPLD 技術(shù)在這兩個(gè)模塊設(shè)計(jì)中的應(yīng)用。在設(shè)計(jì)RTU 軟件時(shí),采用了模塊化的程序設(shè)計(jì)方法。
數(shù)字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應(yīng)用,設(shè)計(jì)一種功能靈活、使用方便、便于嵌入到系統(tǒng)中的視頻信號(hào)采集電路具有重要的實(shí)用意義?! ≡谘芯炕贒SP的視頻監(jiān)控系統(tǒng)時(shí),考慮到
隨著數(shù)字信號(hào)處理技術(shù)理論的不斷發(fā)展,數(shù)字信號(hào)處理器的發(fā)展也是日新月異。不僅執(zhí) 行指令速度越來(lái)越快,而且其功耗也越來(lái)越低。許多儀器或檢測(cè)設(shè)備都不約而同地將DSP 應(yīng)用到那些數(shù)據(jù)量龐大而且需
探測(cè)系統(tǒng)對(duì)輸入的空間瞬態(tài)光輻射信號(hào)進(jìn)行實(shí)時(shí)識(shí)別處理,反演估算出空間瞬態(tài)信號(hào)能量大小并報(bào)告發(fā)生時(shí)刻。采用DSP+CPLD的數(shù)字處理方案,利用dsp的高速數(shù)字信號(hào)處理特性及cold的復(fù)雜邏輯可編程特性.
STM32通過(guò)FSMC讀寫(xiě)CPLD的程序,CPLD掛在STM32的地址線和數(shù)據(jù)線上,將CPLD看做片外RAM的方式來(lái)進(jìn)行讀寫(xiě),在我做的板子上CPLD掛在第四個(gè)區(qū),因此基地址是0x6c000000,通過(guò)FSMC來(lái)進(jìn)行讀寫(xiě),程序較為簡(jiǎn)單,
項(xiàng)目中需要使用CPLD完成一部分算法設(shè)計(jì),參數(shù)由AVR給出,因此需要完成AVR和CPLD的通信。因此寫(xiě)了一個(gè)測(cè)試程序。CPLD掛在AVR的數(shù)據(jù)和地址總線上,AVR使用ATmega128,在CPLD中設(shè)置幾個(gè)寄存器,通過(guò)AVR讀寫(xiě)
CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來(lái)的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。
摘要:CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用。介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架,分析了其中的通用部分;ALTERA公司推出的MAX7000系列產(chǎn)品的特點(diǎn)及其開(kāi)發(fā)軟件MAX+PLUSII;根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要,以VHDL語(yǔ)言的形式介
I2C總線是PHILIPS公司推出的新一代串行總線,其應(yīng)用日漸廣泛。目前許多單片機(jī)都帶有I2C總線接口,能方便地實(shí)現(xiàn)I2C總線設(shè)計(jì);對(duì)沒(méi)有I2C總線的微控制器(MCU),可以采用兩條I/O口線進(jìn)行模擬。在
摘要:根據(jù)PC機(jī)作上位機(jī)和下位機(jī)的CPLD串行通信的特點(diǎn),簡(jiǎn)介上位機(jī)VB程序的編寫(xiě);詳述在EDA軟件MAXPLUSII的環(huán)境下,利用AHDL語(yǔ)言,編寫(xiě)下位機(jī)程序。此設(shè)計(jì)具有波特率高、傳輸準(zhǔn)確等優(yōu)點(diǎn),并下載到芯片通過(guò)硬件試驗(yàn)驗(yàn)
使用復(fù)雜可編程邏輯器件(CPLD)可提高系統(tǒng)集成度、降低噪聲、增強(qiáng)系統(tǒng)可靠性并降低成本,同時(shí)它不僅具有電擦除特性,而且出現(xiàn)了邊緣掃描及在線編程等高級(jí)特性,因而可用于狀態(tài)機(jī)、同步、譯碼、解碼。
摘 要:介紹了一種利用EDA技術(shù),在Altera的MAX 7000S系列芯片上實(shí)現(xiàn)的偽隨機(jī)序列發(fā)生器,為產(chǎn)生低成本的電子系統(tǒng)測(cè)試信號(hào)提供了一種簡(jiǎn)單易行的方法。 關(guān)鍵詞:EDA;VHDL;CPLD;偽隨機(jī)序列 1 引 言 EDA(Electro
引言用CPLD(復(fù)雜可編程邏輯器件)設(shè)計(jì)乃至仿真、驗(yàn)證、利用ISP(在系統(tǒng)可編程)對(duì)硬件調(diào)試都非常方便,所以開(kāi)發(fā)周期很短,且I/O口隨意設(shè)定,故用CPLD設(shè)計(jì)專用芯片是大勢(shì)所趨。VB是一種面向?qū)ο蟮母呒?jí)語(yǔ)言,應(yīng)用這的
摘要:本文論述高精高速伺服單元中的CPLD與高精度的絕對(duì)式編碼器之間如何實(shí)現(xiàn)高速通信。關(guān)鍵詞:CPLD;絕對(duì)式編碼器;通信 引言目前國(guó)內(nèi)數(shù)控機(jī)床中的伺服電機(jī)一般都是配套增量式編碼器,而增量式編碼器的精度并不太高
引言聲發(fā)射技術(shù)是光纖傳感技術(shù)和聲發(fā)射技術(shù)相結(jié)合的產(chǎn)物,是目前聲發(fā)射技術(shù)的發(fā)展趨勢(shì)。它將高靈敏度聲發(fā)射傳感器安裝于受力構(gòu)件表面以形成一定數(shù)目的傳感器陣列,實(shí)時(shí)接收和采集來(lái)自于材料缺陷的聲發(fā)射信號(hào),進(jìn)而通
1 引言現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個(gè)重要方向[5]。從模擬調(diào)制到數(shù)字調(diào)制,從二進(jìn)制發(fā)展到多進(jìn)制調(diào)制,雖然調(diào)制方式多種多樣,但都是朝
引言 目前國(guó)內(nèi)數(shù)控機(jī)床中的伺服電機(jī)一般都是配套增量式編碼器,而增量式編碼器的精度并不太高且輸出的是并行信號(hào),欲提高其精度就必然要增大編碼器的設(shè)計(jì)難度和增多并行信號(hào)的輸出,這樣就不利于伺服單元與編碼器的長(zhǎng)
【摘 要】介紹利用MAX+PLUSⅡ軟件對(duì)Altera公司的CPLD進(jìn)行圖形設(shè)計(jì)、編譯以及在系統(tǒng)編程的基本方法和步驟。 【關(guān)鍵詞】MAX+PLUSⅡ軟件,CPLD,在線編程1 引 言Altera公司是世界三大CPLD/FPGA廠家之一,它的器件能達(dá)