提前1年,臺積電將于2019年試產(chǎn)5nm EUV制程工藝
據(jù)媒體報道,臺積電預(yù)計將于2019年4月開始在5nm節(jié)點上實現(xiàn)完整的EUV風(fēng)險試產(chǎn)。
臺積電的7nm制程工藝在華為麒麟980、蘋果A12、高通驍龍8150等芯片上順利量產(chǎn)之后,現(xiàn)在已經(jīng)將目光轉(zhuǎn)向了更先進(jìn)的5nm。在原來的計劃中,5nm最早會在2020年才與消費(fèi)者見面,但現(xiàn)在臺積電將這個時間點提前了一年。
臺積電表示,基于5nm工藝生產(chǎn)的A72芯片,速度上提升了14.7%-17.1%,同時芯片面積縮小了1.8倍。早在2018年1月份,臺積電就開始在臺灣建設(shè)一座全新的5nm晶圓廠。據(jù)悉,用于5nm芯片設(shè)計的工具預(yù)計在11月準(zhǔn)備就緒。
據(jù)目前透漏的消息,5nm的設(shè)計總成本(人工與許可費(fèi))是7nm的1.5倍左右,未來使用更先進(jìn)工藝的成本會越來越高,這進(jìn)一步限制摩爾定律的延續(xù)。
用于5nm芯片設(shè)計的工具預(yù)計要到11月才能準(zhǔn)備就緒,臺積電的設(shè)計基礎(chǔ)架構(gòu)市場營銷部高級總監(jiān)Suk Lee表示 “我們尚未對所有可能的組合進(jìn)行測試,但考慮到我們的PDK已通過認(rèn)證,我們對該服務(wù)充滿信心”。