Cadence頻祭殺手锏 EDA業(yè)者戰(zhàn)況升級
在當(dāng)前可編程邏輯廠商謀求從可編程邏輯芯片供應(yīng)商向可編程邏輯系統(tǒng)商的轉(zhuǎn)型的階段,對EDA工具供應(yīng)商的要求將更高,如集成化和系統(tǒng)化程度越來越高、邏輯設(shè)計功能日趨復(fù)雜、對軟硬件驗(yàn)證流程效率有高度的要求等。鑒于日益升溫的FPGA市場,EDA業(yè)者加碼布局,加速FPGA設(shè)計進(jìn)程、提高驗(yàn)證效率,幫助廣大工程師在短時間內(nèi)進(jìn)行準(zhǔn)確無誤的設(shè)計。
FPGA市場需求急升 Cadence頻祭殺手锏
可編程邏輯廠商本身需要涵蓋的內(nèi)部EDA工具開發(fā)流程主要是保障FPGA用戶從RTL設(shè)計開始,進(jìn)行基于特定器件的邏輯綜合、布局布線和下載的過程,這一段流程與器件工藝緊密相關(guān)。
Cadence公司主要致力于解決客戶在面向日益復(fù)雜的可編程邏輯設(shè)計過程中所遇到的設(shè)計效率、質(zhì)量控制方面的挑戰(zhàn),以及復(fù)雜軟硬件系統(tǒng)功能驗(yàn)證的完備性難題。
事實(shí)上,Cadence公司一直以來都提倡“開放式合作”。通過“開放式合作”的形式,眾多用戶都在使用Cadence的高階綜合工具來提升設(shè)計效率和質(zhì)量,并借助其最完備的功能驗(yàn)證解決方案來確保設(shè)計的正確性。
Cadence系統(tǒng)設(shè)計與驗(yàn)證平臺中國區(qū)產(chǎn)品經(jīng)理敬偉透露,Cadence已經(jīng)為IBM、Bosch、Fujitsu、Cisco、Ericsson、Huawei等國際行業(yè)巨頭提供相關(guān)專業(yè)方案服務(wù)。
需要特別提出的是,業(yè)界最大的可編程邏輯器件供應(yīng)商Xilinx公司借助于Cadence公司的完備虛擬原型系統(tǒng),驗(yàn)證解決方案和方法學(xué)在業(yè)界率先推出了Zynq-7000 Extensible Processing Platform。敬偉表示,這種新型可擴(kuò)展虛擬平臺提高了系統(tǒng)架構(gòu)、硬件/軟件的同步開發(fā)效率,比其他廠商提前一年推出相應(yīng)產(chǎn)品。據(jù)統(tǒng)計,使用該工具是傳統(tǒng)方法設(shè)計速度的5至20倍 。
隨著FPGA高度集成化和系統(tǒng)化,邏輯設(shè)計的功能日趨復(fù)雜,可編程邏輯廠商需要給其用戶提供完備的軟硬件系統(tǒng)驗(yàn)證解決方案,如早期的虛擬系統(tǒng)原型,高階綜合,可度量的驗(yàn)證管理和計劃以及高速的硬件仿真加速平臺來確??蛻舻母叨嗽O(shè)計能夠及時交付。
敬偉強(qiáng)調(diào),隨著FPGA在行業(yè)中應(yīng)用領(lǐng)域的不斷擴(kuò)大,對FPGA設(shè)計工程師也提出了更高的要求。不僅要求FPGA工程師要掌握從RTL設(shè)計、功能仿真、綜合,還要熟悉與其他處理器,如ARM等互聯(lián)系統(tǒng)的設(shè)計開發(fā),同時也需要系統(tǒng)掌握FPGA硬件電路設(shè)計的規(guī)范和流程,尤其是目前先進(jìn)的Cadence高速PCB設(shè)計流程。事實(shí)上,為滿足FPGA設(shè)計新需求、減少多達(dá)一半的系統(tǒng)集成時間和軟硬件協(xié)同開發(fā)結(jié)合得更加緊密,Cadence公司推出了創(chuàng)新型FPGA System Planner解決方案、用于系統(tǒng)開發(fā)的四大基礎(chǔ)平臺(Cadence Palladium XP驗(yàn)證計算平臺、Cadence Incisive驗(yàn)證平臺、Cadence快速成型平臺和Cadence虛擬系統(tǒng)平臺)以及從計劃到收斂的驗(yàn)證管理流程(Metric-Driven Verification)和方法學(xué)。