時(shí)基集成電路的引腳功能
;;; 單時(shí)基集成電路一般為8腳雙0805 106M 6.3V列直插式封裝。第2腳為置“1”端丐,當(dāng)虧≤÷V cc時(shí)使電路輸出端u。為“1”。第6腳為置“o”端R,當(dāng)R≥號(hào)V cc時(shí)使電路輸出端u。為“o”。第3腳為輸出端u。,輸出端與輸入端為反相關(guān)系。第7腳為放電端,當(dāng)U。=0時(shí)7腳導(dǎo)通。第4腳為復(fù)位端MR,當(dāng)MR=O時(shí),U02 0。
;;; 雙時(shí)基集成電路一般為1 4腳雙列直插式封裝。時(shí)基集成電路各引腳功能見(jiàn)表1-3。;;;;;;;;;;;
;;; 555時(shí)基集成電路的特點(diǎn)是將模擬電路與數(shù)字電路巧妙地結(jié)合在一起,從而可實(shí)現(xiàn)多種用速。
;;; 圖1-14所示為555時(shí)基集成電路內(nèi)部電路方框圖。電阻只,、尺扒R3組成分壓網(wǎng)絡(luò),為A、A2兩個(gè)電壓比較器提供吾Vcc和÷Vcc的基準(zhǔn)電壓。兩個(gè)比較器的輸出分別作為RS觸發(fā)器的置“O”信號(hào)和置“1”信號(hào)。輸出驅(qū)動(dòng)級(jí)和放電管VT受RS觸發(fā)器控制。由于分壓網(wǎng)絡(luò)的三個(gè)電阻。均為5 kfl,所以該集成電路被稱為555時(shí)基電路。
;;; 555時(shí)基集成電路的工作原理是:
;;; 當(dāng)置“o”輸入端R≥吾Ve。時(shí)(百>÷V),上限比較器A1輸出為“1”使電路輸出端U。為“0”,放電管VT導(dǎo)通,DISC端為“0”。
;;; 當(dāng)置“1”輸入端丐≤÷V。。時(shí)(R<詈V),下限比較器A。輸出為“1”使電路輸出端U。為“1”,放電管VT截止,DISC端為“1”。