www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > EDA > 電子設計自動化
[導讀]0 引言數(shù)字基帶信號的傳輸是數(shù)字通信系統(tǒng)的重要組成部分。在數(shù)字通信中,有些場合可不經(jīng)過載波調制和解調過程,而對基帶信號進行直接傳輸。采用AMI碼的信號交替反轉,有可能出現(xiàn)四連零現(xiàn)象,這不利于接收端的定時信號

0 引言

數(shù)字基帶信號的傳輸是數(shù)字通信系統(tǒng)的重要組成部分。在數(shù)字通信中,有些場合可不經(jīng)過載波調制和解調過程,而對基帶信號進行直接傳輸。采用AMI碼的信號交替反轉,有可能出現(xiàn)四連零現(xiàn)象,這不利于接收端的定時信號提取。而HDB3碼因其無直流成份、低頻成份少和連0個數(shù)最多不超過三個等特點,而對定時信號的恢復十分有利,并已成為CCITT協(xié)會推薦使用的基帶傳輸碼型之一。為此,本文利用VHDL語言對數(shù)據(jù)傳輸系統(tǒng)中的HDB3編碼器進行了設計。

1 HDB3碼的編碼規(guī)則

HDB3碼是AMI碼的改進型,稱為三階高密度雙極性碼,它克服了AMI碼的長連0串現(xiàn)象。

HDB3碼的編碼規(guī)則為先檢查消息代碼(二進制)的連0串,若沒有4個或4個以上連0串,則按照AMI碼的編碼規(guī)則對消息代碼進行編碼;若出現(xiàn)4個或4個以上連0串,則將每4個連0小段的第4個0變換成與前一非0符號(+1或-1)同極性的V符號,同時保證相鄰V符號的極性交替(即+1記為+V,-1記為-V);接著檢查相鄰V符號間非0符號的個數(shù)是否為偶數(shù),若為偶,則將當前的V符號的前一非0符號后的第1個0變?yōu)?B或-B符號,且B的極性與前一非0符號的極性相反,并使后面的非0符號從V符號開始再交替變化。

2 HDB3編碼器的VHDL建模與程序設計

HDB3碼的VHDL建模思想是在消息代碼的基礎上,依據(jù)HDB3編碼規(guī)則進行插人“V”符號和“B”符號的操作,且用2位二進制代碼分別表示。最后完成單極性信號變成雙極性信號的轉換。其編碼模型如圖1所示。

 

 

2.1 插“V”模塊的實現(xiàn)

插“V”模塊主要是對消息代碼里的四連0串的檢測,即當出現(xiàn)四個連0串的時候,把第四個“0”變換成符號“V”,用“11”標識。 “1”用“01”標識,“0”用“00”標識。其模型如圖2所示,實現(xiàn)的VHDL結構代碼如artv:

 

 

 

 

2.2 插“B”模塊的實現(xiàn)

插“B”模塊的建模思路是當相鄰“V”符號之間有偶數(shù)個非0符號時,把后一小段的第1個“0”變換成一個“B”符號??捎靡粋€4位的移位寄存器來實現(xiàn)延遲,這樣經(jīng)插“V”處理過的碼元,可在同步時鐘的作用下同時進行是否插“B”的判決,等到碼元從移位寄存器里出來的時候,就可以決定是應該變換成“B”符號,還是照原碼輸出。輸出端用“11”表示符號“V”,“01”表示“1”碼, “00”表示“0”碼,“10”表示符號“B”。其模型如圖3所示,VHDL的結構代碼如artb:

 

 

 

 

 

 

2.3 單極性變雙極性的實現(xiàn)

根據(jù)編碼規(guī)則, “B”符號的極性與前一非零符號相反,“V”極性符號與前一非零符號一致。因此,可對“V”單獨進行極性變換(“V”已經(jīng)由“11”標識,相鄰“V”的極性是正負交替的),余下的“1”和“B”看成一體進行正負交替,從而完成HDB3的編碼。

因為經(jīng)過插“B”模塊后, “V”、 “B”、“1”已經(jīng)分別用雙相碼“11”、 “10”、 “01”標識。“0”用“00”標識。而在實際應用中,CPLD或FPGA端口的輸出電壓只有正極性電壓,且在波形仿真中也只有“+1”和“0”,而無法識別“-1”。所以要得到所需HDB3編碼的結果,需定義“00”、“01”、“10”來分別表示“0”、 “-1”、 “+1”??蓪⒉?ldquo;B”模塊后輸出的“00”、“01”、“10”、“11”組合轉換為“00”、“01”、 “10”組合,再通過“00”、 “01”、“10”控制四選一數(shù)字開關的地址來選擇輸出通道,就可以實現(xiàn)0、-B、+B。本設計使用CC4052的一組通道作為四選一數(shù)字開關,從而將CPLD或FPGA目標芯片的標識性輸出轉換成雙極性信號,最終實現(xiàn)HDB3非歸零編碼。CC4052的接線如圖4所示,所實現(xiàn)的地址控制器的模型如圖5所示。其VHDL結構代碼如artd:

 

 

 

 

3 HDB3編碼器的仿真

在此,以四連“0”的可能性通過如表1所列的多“0”消息代碼進行分析,并利用EDA工具對VHDL源程序進行編譯、適配、優(yōu)化、邏輯綜合與仿真。仿真結果顯示其完全可以達到編碼要求。其仿真圖如圖6所示。而將HDB3編碼硬件描述下載到CPLD或FPGA目標芯片中,然后連接好CC4052進行實際應用測試(用示波器測得)的編碼波形如圖7所示。

 

 

 

 

4 結束語

將基于VHDL的HDB3編碼用在光纖通信系統(tǒng)中作為誤碼儀測試誤碼的HDB3轉換器,能滿足實際測試的需要。且運用基于VHDL的可編程芯片開發(fā)技術將相關的信號處理電路進行硬件描述,并用CPLD/FPGA技術實現(xiàn)數(shù)字通信系統(tǒng),不僅可以實現(xiàn)多種數(shù)字邏輯功能,而且可大大提高工作效率,減少電路設計的時間和可能發(fā)生的錯誤,同時也可降低開發(fā)成本。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

作為國內集成電路領域創(chuàng)辦最早的行業(yè)頂級盛會,ICCAD-Expo以其獨特的舉辦形式,獨到的與會效果,贏得了業(yè)界展商和觀眾的廣泛贊譽,31年來行業(yè)內口口相傳,規(guī)模屢創(chuàng)新高。本屆展會更是在以往高水準、高規(guī)格、高質量的基礎上,...

關鍵字: AI芯片 EDA RISC-V

EDA(Electronic Design Automation)即電子設計自動化,是半導體設計領域的關鍵工具,廣泛應用于集成電路(IC)、印刷電路板(PCB)以及系統(tǒng)級、嵌入式設計,其主要功能是通過設計自動化和流程優(yōu)化...

關鍵字: EDA 半導體 電路板

在全球化變局與地緣技術角力持續(xù)深化的時代浪潮中,中國半導體產業(yè)正面臨芯片設計工具鏈的“雙重封鎖”——尖端算法封鎖與規(guī)?;炞C缺位。國產EDA的破局不僅需攻克“卡脖子”技術,更需跨越“市場信任鴻溝”:紙上參數(shù)無法破壁,唯有...

關鍵字: 國微芯 EDA Esse 芯天成

7月4日消息,據(jù)央視消息,今天,商務部新聞發(fā)言人就美取消相關對華經(jīng)貿限制措施情況答記者問。

關鍵字: EDA 芯片

美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設計軟件 EDA 對中國下黑手,妄圖用這 “芯片之母” 扼住中國半導體產業(yè)咽喉。可如今,卻灰溜溜地解除了限制。

關鍵字: EDA 芯片設計

作為全球三大RISC-V峰會之一,備受矚目的第五屆RISC-V中國峰會將于7月16日至19日在上海張江科學會堂隆重舉行。本屆峰會由上海開放處理器產業(yè)創(chuàng)新中心(SOPIC)主辦,上海國有資本投資有限公司、上海張江高科技園區(qū)...

關鍵字: RISC-V AI EDA

隨著芯片設計復雜度突破千億晶體管,傳統(tǒng)物理驗證(Physical Verification, PV)工具面臨資源爭用、任務調度混亂等問題。本文提出一種基于Kubernetes的EDA容器化部署方案,通過資源隔離、動態(tài)調度...

關鍵字: Kubernetes EDA

6月5日消息,博主數(shù)碼閑聊站表示,美國新禁令斷供EDA,涉及針對用于設計GAAFET結構的EDA工具,而臺積電2nm就是GAAFET結構。

關鍵字: EDA 芯片
關閉