www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]引言可編程衰減器位于基站和終端之間,通過(guò)對(duì)射頻信號(hào)的衰減控制,實(shí)現(xiàn)對(duì)無(wú)線信號(hào)的模擬,從而實(shí)現(xiàn)對(duì)測(cè)試場(chǎng)景的模擬??删幊趟p器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測(cè)試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過(guò)模擬

引言

編程衰減器位于基站和終端之間,通過(guò)對(duì)射頻信號(hào)的衰減控制,實(shí)現(xiàn)對(duì)無(wú)線信號(hào)的模擬,從而實(shí)現(xiàn)對(duì)測(cè)試場(chǎng)景的模擬??删幊趟p器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測(cè)試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過(guò)模擬空口信道實(shí)現(xiàn)移動(dòng)、切換、覆蓋等多種測(cè)試項(xiàng)。

衰減矩陣可作為無(wú)線性能中心實(shí)驗(yàn)室的關(guān)鍵技術(shù)平臺(tái)的關(guān)鍵設(shè)備,是實(shí)現(xiàn)組網(wǎng)小區(qū)和大量終端用戶互聯(lián)通信過(guò)程的核心單元。

圖1 可編程衰減器的組網(wǎng)

圖2 可編程衰減器硬件結(jié)構(gòu)

圖3 8×8個(gè)無(wú)線通道衰減

本文介紹的可編程衰減器最高可支持8×8輸入輸出的矩陣結(jié)構(gòu),提供0~120dB的通道衰減范圍,精度達(dá)到0.5dB。

可編程衰減器設(shè)計(jì)

主要功能

可編程衰減器最高可支持8×8輸入輸出的矩陣結(jié)構(gòu),可對(duì)終端與基站之間的多個(gè)信道進(jìn)行實(shí)時(shí)衰落控制,同時(shí)也能支持各類靜態(tài)測(cè)試場(chǎng)景長(zhǎng)時(shí)間回放。

圖4 實(shí)時(shí)衰減控制流程

圖5 靜態(tài)場(chǎng)景回放流程

圖6 乒乓結(jié)構(gòu)狀態(tài)機(jī)

硬件結(jié)構(gòu)

可編程衰減器由CPU板和IO板構(gòu)成。CPU板主要由CPU小系統(tǒng)和FPGA組成,CPU板通過(guò)FPGA-Cyclone II集中控制外接的IO板。IO板的功能主要是采用FPGA-LFXP10控制數(shù)控衰減器衰減量,實(shí)現(xiàn)對(duì)無(wú)線信道衰落的模擬,從而實(shí)現(xiàn)對(duì)測(cè)試場(chǎng)景的模擬。

每個(gè)IO板有8個(gè)衰減通道,每個(gè)衰減通道由4個(gè)衰減范圍為31.5dB的數(shù)控衰減器構(gòu)成。一個(gè)CPU板可外接8個(gè)IO板,因此可對(duì)8×8個(gè)無(wú)線通道進(jìn)行衰減。

圖3展示了可編程衰減器的8×8結(jié)構(gòu)。本衰減器可對(duì)任一路無(wú)線信道模擬其它無(wú)線信道對(duì)其的影響。通過(guò)調(diào)節(jié)其它信道與該信道之間的衰減值,就可在實(shí)驗(yàn)室模擬復(fù)雜的外場(chǎng)環(huán)境。

邏輯設(shè)計(jì)

可編程衰減器的核心技術(shù)在于其邏輯設(shè)計(jì)上??删幊趟p器的邏輯結(jié)構(gòu)根據(jù)其功能分為兩部分:實(shí)時(shí)衰減控制和靜態(tài)場(chǎng)景回放。

實(shí)時(shí)衰減控制

實(shí)時(shí)衰減控制模式是指用戶實(shí)時(shí)通過(guò)CPU下發(fā)各個(gè)通道之間的衰減值來(lái)控制不同無(wú)線信道的衰減,衰減值一旦下發(fā),相應(yīng)的無(wú)線信道的衰減器就會(huì)立即生效。

CPU與FPGA之間采用LOCAL BUS進(jìn)行通信。在FPGA中對(duì)0~7個(gè)IO板接口分配不同的地址,控制譯碼/通道選擇模塊通過(guò)LOCAL BUS的地址線來(lái)選擇對(duì)應(yīng)的IO板;每個(gè)衰減器需要8bit的衰減量,3bit的通道編碼,因此LOCAL BUS數(shù)據(jù)線上共有11bit有效數(shù)據(jù)。

譯碼模塊將這11bit數(shù)據(jù)中3bit的通道編碼譯碼成對(duì)應(yīng)的通道,將8bit的衰減值下發(fā)到對(duì)應(yīng)通道的數(shù)控衰減器上。

靜態(tài)場(chǎng)景回放

靜態(tài)場(chǎng)景回放是用戶將某個(gè)外場(chǎng)環(huán)境下各個(gè)無(wú)線信道的動(dòng)態(tài)衰減參數(shù)記錄下來(lái),記錄時(shí)間可長(zhǎng)達(dá)數(shù)周。將這些數(shù)據(jù)下發(fā)給可編程衰減器即可在實(shí)驗(yàn)室內(nèi)長(zhǎng)時(shí)間模擬各類復(fù)雜的外場(chǎng)環(huán)境。

在該場(chǎng)景下,LOCAL BUS的數(shù)據(jù)線除傳輸衰減值外還要傳32bit的時(shí)間數(shù)據(jù),每一bit代表1ms的時(shí)間,32bit就可支持最長(zhǎng)7周的場(chǎng)景回放。

FPGA首先將32Mbit的DDRA寫滿數(shù)據(jù),然后定時(shí)控制自動(dòng)啟動(dòng),從DDRA中讀取定時(shí)數(shù)據(jù)和衰減值,將定時(shí)數(shù)據(jù)提供給定時(shí)器。

當(dāng)定時(shí)器計(jì)時(shí)到定時(shí)數(shù)據(jù)代表的時(shí)間點(diǎn)時(shí)將該時(shí)刻的衰減值下發(fā)到對(duì)應(yīng)通道的衰減器上,實(shí)現(xiàn)無(wú)線信道衰減隨時(shí)間動(dòng)態(tài)變化的場(chǎng)景;同時(shí)FPGA繼續(xù)將CPU下發(fā)的數(shù)據(jù)寫到DDRB中。當(dāng)DDRB充滿后,CPU暫停下發(fā)數(shù)據(jù),直到DDRA數(shù)據(jù)讀取完畢,此時(shí)FPGA切換到讀取DDRB的數(shù)據(jù),繼續(xù)向DDRA寫入新的數(shù)據(jù)。

FPGA外掛的兩個(gè)DDR構(gòu)成乒乓結(jié)構(gòu),使可編程衰減器能實(shí)現(xiàn)長(zhǎng)時(shí)間不間斷的場(chǎng)景回放。

測(cè)試結(jié)果

該可編程衰減器的主要性能指標(biāo)如表1:

表1 可編程衰減器主要參數(shù)的測(cè)試結(jié)果

圖7展示了可編程衰減器單通道在衰減范圍內(nèi)的衰減精度。從圖中可以看到,在0~80dB的衰減范圍內(nèi)衰減精度可以達(dá)到0.5dB;在80dB~120dB衰減范圍內(nèi)衰減精度達(dá)到1dB。

圖7 可編程衰減器衰減范圍內(nèi)的衰減精度

圖8展示了靜態(tài)場(chǎng)景回放的某一個(gè)時(shí)間段內(nèi)可編程衰減器一個(gè)無(wú)線信道內(nèi)衰減變化。在該模式下本衰減器可在1ms的時(shí)間間隔內(nèi)實(shí)現(xiàn)0~120dB的衰減跳變。

圖8 靜態(tài)場(chǎng)景回放

結(jié)論

本文介紹了一種衰減范圍可達(dá)120dB,衰減精度為0.5dB的可編程衰減器設(shè)計(jì)。該衰減器可在實(shí)驗(yàn)室環(huán)境中實(shí)現(xiàn)復(fù)雜的外場(chǎng)環(huán)境,可大大節(jié)省終端設(shè)備測(cè)試的成本和時(shí)間。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

Arm 控股有限公司(納斯達(dá)克股票代碼:ARM,以下簡(jiǎn)稱 Arm)今日宣布推出全新 Arm? Lumex? 計(jì)算子系統(tǒng) (Compute Subsystem, CSS) 平臺(tái),這是一套專為旗艦級(jí)智能手機(jī)及下一代個(gè)人電腦加...

關(guān)鍵字: CPU AI 消費(fèi)電子

Arm 控股有限公司(納斯達(dá)克股票代碼:ARM,以下簡(jiǎn)稱 Arm)今日宣布推出全新 Arm? Lumex?計(jì)算子系統(tǒng) (Compute Subsystem, CSS) 平臺(tái),這是一套專為旗艦級(jí)智能手機(jī)及下一代個(gè)人電腦加速...

關(guān)鍵字: 消費(fèi)電子 CPU AI

8位單片機(jī)在嵌入式設(shè)計(jì)領(lǐng)域已經(jīng)成為半個(gè)多世紀(jì)以來(lái)的主流選擇。盡管嵌入式系統(tǒng)市場(chǎng)日益復(fù)雜,8位單片機(jī)依然不斷發(fā)展,積極應(yīng)對(duì)新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機(jī)系列,配備了先進(jìn)的獨(dú)立...

關(guān)鍵字: 單片機(jī) 嵌入式 CPU

本文中,小編將對(duì)PLC予以介紹,如果你想對(duì)它的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對(duì)它的了解程度,不妨請(qǐng)看以下內(nèi)容哦。

關(guān)鍵字: PLC 編程

在下述的內(nèi)容中,小編將會(huì)對(duì)PLC的相關(guān)消息予以報(bào)道,如果PLC是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: PLC 編程 模塊化

上海2025年8月15日 /美通社/ -- 在數(shù)字化轉(zhuǎn)型浪潮與數(shù)據(jù)安全需求的雙重驅(qū)動(dòng)下,瀾起科技今日重磅推出第六代津逮? 性能核 CPU (以下簡(jiǎn)稱 C6P )。這款融合突破性架構(gòu)、全棧兼容性與芯片級(jí)安全防護(hù)的高性能服...

關(guān)鍵字: CPU BSP 數(shù)字化 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

采用分離式架構(gòu),充分利用主機(jī) CPU 和 PCIe? 基礎(chǔ)設(shè)施,克服傳統(tǒng)存儲(chǔ)瓶頸

關(guān)鍵字: CPU 數(shù)據(jù)中心 服務(wù)器
關(guān)閉