www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 物聯(lián)網(wǎng) > 智能應(yīng)用
[導(dǎo)讀]在討論SPI 數(shù)據(jù)傳輸時(shí),必須明確以下兩位的特點(diǎn)及功能:(1) CPOL: 時(shí)鐘極性控制位。

SPI 是由摩托羅拉(Motorola)公司開(kāi)發(fā)的全雙工同步串行總線(xiàn),是微處理控制單元(MCU)和外圍設(shè)備之間進(jìn)行通信的同步串行端口。主要應(yīng)用在EEPROM、Flash、實(shí)時(shí)時(shí)鐘(RTC)、數(shù)模轉(zhuǎn)換器(ADC)、網(wǎng)絡(luò)控制器、MCU、數(shù)字信號(hào)處理器(DSP)以及數(shù)字信號(hào)解碼器之間。SPI 系統(tǒng)可直接與各個(gè)廠(chǎng)家生產(chǎn)的多種標(biāo)準(zhǔn)外圍器件直接接口,一般使用4 條線(xiàn):串行時(shí)鐘線(xiàn)SCK、主機(jī)輸入/從機(jī)輸出數(shù)據(jù)線(xiàn)MISO、主機(jī)輸出/從機(jī)輸入數(shù)據(jù)線(xiàn)MOSI 和低電平有效的從機(jī)選擇線(xiàn)SSEL。

在討論SPI 數(shù)據(jù)傳輸時(shí),必須明確以下兩位的特點(diǎn)及功能:(1) CPOL: 時(shí)鐘極性控制位。該位決定了SPI總線(xiàn)空閑時(shí)SCK 時(shí)鐘線(xiàn)的電平狀態(tài)。CPL=0,當(dāng)SPI總線(xiàn)空閑時(shí),SCK 時(shí)鐘線(xiàn)為低電平。CPL=1,當(dāng)SPI總線(xiàn)空閑時(shí),SCK 時(shí)鐘線(xiàn)為高電平。(2) CPHA: 時(shí)鐘相位控制位。該位決定了SPI總線(xiàn)上數(shù)據(jù)的采樣位置。CPHA=0,SPI總線(xiàn)在時(shí)鐘線(xiàn)的第1個(gè)跳變沿處采樣數(shù)據(jù)。CPHA= 1,SPI總線(xiàn)在時(shí)鐘線(xiàn)的第2個(gè)跳變沿處采樣數(shù)據(jù)。

行外設(shè)接口 (SPI) 總線(xiàn)是一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)鏈路。用于在單個(gè)主節(jié)點(diǎn)和一個(gè)或多個(gè)從節(jié)點(diǎn)之間交換數(shù)據(jù)。SPI 總線(xiàn)實(shí)施簡(jiǎn)單,僅使用四條數(shù)據(jù)信號(hào)線(xiàn)和控制信號(hào)線(xiàn)(請(qǐng)參見(jiàn)圖 1)。


一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)SPI總線(xiàn)鏈路介紹

圖 1 基本的 SPI 總線(xiàn)

盡管表 1 中的引腳名稱(chēng)取自 Motorola 公司的 SPI 標(biāo)準(zhǔn),但特殊集成電路的 SPI 端口名稱(chēng)通常與圖 1 中所標(biāo)示的名稱(chēng)有所不同。


一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)SPI總線(xiàn)鏈路介紹

表 1 SPI 引腳名稱(chēng)分配

SPI 數(shù)據(jù)速率通常介于 1 到 70 MHz 之間,字節(jié)長(zhǎng)度范圍從 8 位和 12 位到這些數(shù)值的倍數(shù)位。

數(shù)據(jù)傳輸通常會(huì)包含一次數(shù)據(jù)交換。當(dāng)主節(jié)點(diǎn)向從節(jié)點(diǎn)發(fā)送數(shù)據(jù)時(shí),從節(jié)點(diǎn)也會(huì)向主節(jié)點(diǎn)發(fā)送數(shù)據(jù)。為此,主節(jié)點(diǎn)的內(nèi)部移位寄存器和從節(jié)點(diǎn)被設(shè)置成環(huán)形(請(qǐng)參見(jiàn)圖 2)。


一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)SPI總線(xiàn)鏈路介紹

圖 2 兩個(gè)移位寄存器形成一個(gè)內(nèi)部芯片環(huán)形緩沖器

在數(shù)據(jù)交換之前,主節(jié)點(diǎn)和從節(jié)點(diǎn)使其內(nèi)部移位寄存器加載存儲(chǔ)器數(shù)據(jù)。產(chǎn)生時(shí)鐘信號(hào)時(shí),主節(jié)點(diǎn)會(huì)通過(guò) MOSI 線(xiàn)同步輸出其移位寄存器。同時(shí),從節(jié)點(diǎn)在 SIMO 處從主節(jié)點(diǎn)讀取第一位,并將其存儲(chǔ)到存儲(chǔ)器中,然后通過(guò) SOMI 輸出 MSB。主節(jié)點(diǎn)會(huì)在 MISO 處讀取從節(jié)點(diǎn)的第一位,并將其存儲(chǔ)到存儲(chǔ)器中以待稍后處理。整個(gè)過(guò)程將一直持續(xù),直至交換完所有數(shù)據(jù)位,然后主節(jié)點(diǎn)使時(shí)鐘空閑并通過(guò) /SS 禁用從節(jié)點(diǎn)。

除設(shè)置時(shí)鐘頻率之外,主節(jié)點(diǎn)還會(huì)配置相對(duì)于數(shù)據(jù)的時(shí)鐘極性和時(shí)鐘相位。這兩個(gè)選項(xiàng)分別稱(chēng)作 CPOL 和 CPHA,能夠允許時(shí)鐘信號(hào)實(shí)現(xiàn) 180 度相移且數(shù)據(jù)延遲半個(gè)時(shí)鐘周期。圖 3 顯示了相應(yīng)的時(shí)序圖。


一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)SPI總線(xiàn)鏈路介紹

圖 3 時(shí)鐘極性和相位的時(shí)序圖

CPOL = 0 時(shí),時(shí)鐘在邏輯 0 處空閑:

如果 CPHA = 0,數(shù)據(jù)會(huì)在 SCK 的上升沿上讀取,在下降沿上變化。

如果 CPHA = 1,數(shù)據(jù)會(huì)在 SCK 的下降沿上讀取,在上升沿上變化。

CPOL = 1時(shí),時(shí)鐘在邏輯高電平處空閑:

如果 CPHA = 0,數(shù)據(jù)會(huì)在 SCK的下降沿上讀取,在上升沿上變化。

如果 CPHA = 1,數(shù)據(jù)會(huì)在 SCK 的上升沿上讀取,在下降沿上變化。


一種運(yùn)行于全雙工模式下的同步串行數(shù)據(jù)SPI總線(xiàn)鏈路介紹

圖 4 主節(jié)點(diǎn)與獨(dú)立從節(jié)點(diǎn)(左)以及菊花鏈?zhǔn)綇墓?jié)點(diǎn)(右)進(jìn)行通信

從節(jié)點(diǎn)獨(dú)立尋址時(shí),主節(jié)點(diǎn)必須提供多個(gè)從選擇信號(hào)。該結(jié)構(gòu)一般用在數(shù)據(jù)采集系統(tǒng)中,其中的多個(gè)模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 都必須單獨(dú)接入。

菊花鏈?zhǔn)綇墓?jié)點(diǎn)需要主節(jié)點(diǎn)提供唯一的從選擇信號(hào),因此該結(jié)構(gòu)要求同時(shí)啟用所有從節(jié)點(diǎn),以確保菊花鏈內(nèi)通過(guò)所有移位寄存器的數(shù)據(jù)流不會(huì)中斷。典型的應(yīng)用為工業(yè)級(jí) I/O 模塊中的級(jí)聯(lián)多通道輸入串行器和輸出驅(qū)動(dòng)器。

目前的項(xiàng)目中使用了SPI總線(xiàn)接口的FLASH存儲(chǔ)器存儲(chǔ)圖像數(shù)據(jù)。FLASH的SPI總線(xiàn)頻率高達(dá)66M,但MCU的頻率較低,晶振頻率 7.3728M,SPI最大頻率為主頻1/2。對(duì)于320*240*16的圖像讀取時(shí)間為333ms,而且還忽略了等待SPI傳輸完成、寫(xiě)顯存、地址坐標(biāo)設(shè)定等時(shí)間。實(shí)際測(cè)試約為1s。成為GUI設(shè)計(jì)的極大瓶頸。由于TFT驅(qū)動(dòng)是自己FPGA設(shè)計(jì)的,資源尚有余量,決定把SPI控制器(主)及寫(xiě)圖像部分邏輯放入FPGA中用硬件完成。

首先接觸到的是SPI的SCK時(shí)鐘頻率問(wèn)題。FPGA的頻率是48M,未使用PLL。能否以此頻率作為SCK頻率呢?要知道所有的MCU提供的 SPI頻率最大為主頻的1/2!為什么呢?查過(guò)一些資料后發(fā)現(xiàn),SPI從機(jī)接收數(shù)據(jù)并不是以SCK為時(shí)鐘的,而是以主頻為時(shí)鐘對(duì)SCK和MISO進(jìn)行采樣,由采樣原理得知SCK不能大于1/2主頻,也就有了MCU提供最大master頻率是1/2主頻,最大slaver頻率是1/4主頻。FPGA在只作為主機(jī)時(shí)能否實(shí)現(xiàn)同主頻一樣頻率的SCK呢??答案貌似是肯定的!但我還是有點(diǎn)擔(dān)心,用組合邏輯控制SCK會(huì)不會(huì)出現(xiàn)較大毛刺影響系統(tǒng)穩(wěn)定性呢?

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式系統(tǒng)中,F(xiàn)lash存儲(chǔ)器因其非易失性、高密度和低成本特性,成為代碼存儲(chǔ)和關(guān)鍵數(shù)據(jù)保存的核心組件。然而,MCU驅(qū)動(dòng)Flash讀寫(xiě)時(shí),開(kāi)發(fā)者常因?qū)τ布匦岳斫獠蛔慊虿僮髁鞒淌韬觯萑胄阅芟陆?、?shù)據(jù)損壞甚至硬件損壞的陷...

關(guān)鍵字: MCU驅(qū)動(dòng) Flash

深圳2025年4月24日 /美通社/ -- 4月23日,2025上海國(guó)際車(chē)展盛大啟幕,全球汽車(chē)產(chǎn)業(yè)的目光聚焦于這場(chǎng)科技與創(chuàng)新的盛宴。在眾多展示亮點(diǎn)中,汽車(chē)AI+應(yīng)用無(wú)疑是最大的熱點(diǎn)之一,“駕控超級(jí)大腦”技術(shù)概念、車(chē)機(jī)交互...

關(guān)鍵字: GB EMMC Flash PS

在自動(dòng)駕駛、機(jī)器人與工業(yè)檢測(cè)領(lǐng)域,激光雷達(dá)作為環(huán)境感知的核心傳感器,其技術(shù)路線(xiàn)正從機(jī)械式向固態(tài)化演進(jìn)。MEMS、OPA與Flash作為固態(tài)激光雷達(dá)的三大主流架構(gòu),分別通過(guò)微機(jī)電系統(tǒng)、光學(xué)相控陣與泛光面陣技術(shù)實(shí)現(xiàn)掃描與探測(cè)...

關(guān)鍵字: MEMS OPA Flash

在嵌入式系統(tǒng)開(kāi)發(fā)中,外部存儲(chǔ)介質(zhì)的選擇和管理至關(guān)重要。SPI Flash以其高容量、低功耗、高速率等特點(diǎn),成為眾多嵌入式設(shè)備的首選存儲(chǔ)方案。然而,如何高效管理SPI Flash存儲(chǔ),避免數(shù)據(jù)丟失、提高讀寫(xiě)性能,是開(kāi)發(fā)者必...

關(guān)鍵字: 嵌入式SPI Flash LittleFS

STM32單片機(jī)作為一種高性能、低功耗的嵌入式微控制器,廣泛應(yīng)用于各種電子設(shè)備中。在實(shí)際應(yīng)用中,為了擴(kuò)展存儲(chǔ)空間或?qū)崿F(xiàn)數(shù)據(jù)的持久化存儲(chǔ),經(jīng)常需要使用外部FLASH存儲(chǔ)器。本文將詳細(xì)介紹STM32單片機(jī)如何讀寫(xiě)外部FLAS...

關(guān)鍵字: STM32 Flash

在嵌入式系統(tǒng)和存儲(chǔ)設(shè)備領(lǐng)域,F(xiàn)lash和EEPROM(電可擦可編程只讀存儲(chǔ)器)因其非易失性存儲(chǔ)特性而被廣泛應(yīng)用。這些存儲(chǔ)設(shè)備能夠在斷電后保持?jǐn)?shù)據(jù),對(duì)于需要長(zhǎng)期保存配置參數(shù)、程序代碼或用戶(hù)數(shù)據(jù)的應(yīng)用來(lái)說(shuō)至關(guān)重要。然而,關(guān)于...

關(guān)鍵字: Flash EEPROM

在現(xiàn)代電子系統(tǒng)中,單片機(jī)(MCU)作為核心控制單元,其性能與存儲(chǔ)容量直接影響整個(gè)系統(tǒng)的功能與可靠性。隨著物聯(lián)網(wǎng)、智能家居、工業(yè)自動(dòng)化等領(lǐng)域的快速發(fā)展,單片機(jī)系統(tǒng)需要存儲(chǔ)越來(lái)越多的數(shù)據(jù)、程序代碼和日志文件,而內(nèi)置的Flas...

關(guān)鍵字: 單片機(jī) Flash MCU
關(guān)閉