李洵穎/臺(tái)北 臺(tái)積電在日本橫濱舉辦高階制程研討會(huì),該公司新世代22奈米制程技術(shù)藍(lán)圖首次對外曝光。臺(tái)積電研究發(fā)展資深副總經(jīng)理蔣尚義在會(huì)中指出,臺(tái)積電已切入22奈米制程的研發(fā)作業(yè),計(jì)劃2012~2013年將可望進(jìn)入試產(chǎn)
美國賽靈思(Xilinx)公布了28nm工藝FPGA中采用的核心技術(shù)。該公司計(jì)劃在28nm工藝FPGA方面,將總功耗較上代產(chǎn)品削減50%,同時(shí)將最大集成度增至原來的2倍。為此,該公司組合采用了以下三項(xiàng)技術(shù)。第一,基于high-k柵極
據(jù)韓聯(lián)社(Yonhap)報(bào)導(dǎo),全球最大計(jì)算機(jī)存儲(chǔ)器制造商三星電子(Samsung Electronics)將和可編程邏輯IC龍頭FPGA業(yè)者賽靈思(Xilinx)擴(kuò)大代工合作協(xié)議,進(jìn)展至28奈米制程。在雙方合作協(xié)議中,三星將于2011年起,以基于28奈
FPGA在彈上信息處理機(jī)中的應(yīng)用
摘 要 :PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點(diǎn)、信號與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口的設(shè)計(jì)方案。 關(guān)鍵詞 :PCI總線;信號;命令;協(xié)議
使用這些設(shè)計(jì)技巧和ISE功能分析工具來控制功耗 新一代 FPGA的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計(jì)抉擇可以影響系統(tǒng)的功耗,這些抉擇
1 引言 20世紀(jì)末,全球范圍內(nèi)興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機(jī)遇,信息技術(shù)的廣泛應(yīng)用是解決汽車帶來的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問題的最佳途徑。同時(shí),隨著
為了支持“三重播放”應(yīng)用,人們對高速通信和超快速計(jì)算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標(biāo)準(zhǔn)、組件和聯(lián)網(wǎng)設(shè)備融合成一個(gè)整體
賽靈思公司 宣布, 為推進(jìn)可編程勢在必行之必然趨勢, 正對系統(tǒng)工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比, 全新的平臺(tái)功耗降低一半,而性能提高兩倍。通過選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx Inc.) 今天宣布, 為推進(jìn)可編程勢在必行之必然趨勢, 正對系統(tǒng)工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比, 全新的平臺(tái)功耗降低一半,而性能提
日本媒體日刊工業(yè)新聞23日報(bào)導(dǎo),可程序邏輯組件廠商Xilinx, Inc.將委托臺(tái)灣臺(tái)積電(2330)和南韓三星電子生產(chǎn)采用28奈米(nm)制程的可編程邏輯門陣列組件(Field-Programmable Gate Arrays, FPGA);此也將為Xilinx首度委
1 引言 20世紀(jì)末,全球范圍內(nèi)興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機(jī)遇,信息技術(shù)的廣泛應(yīng)用是解決汽車帶來的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問題的最佳途徑。同時(shí),隨著
為了支持“三重播放”應(yīng)用,人們對高速通信和超快速計(jì)算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標(biāo)準(zhǔn)、組件和聯(lián)網(wǎng)設(shè)備融合成一個(gè)整體
基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案
基于FPGA的光電抗干擾電路設(shè)計(jì)方案
引 言一個(gè)簡化的異步數(shù)據(jù)通信系統(tǒng)如圖1所示。接收機(jī)端從接收到的來自串行鏈路的比特流中提取時(shí)鐘信號Clk1,作為其工作時(shí)鐘源;而發(fā)送機(jī)端采用本地晶振和鎖相環(huán)產(chǎn)生的時(shí)鐘Clk2,作為其工作時(shí)鐘源。接收機(jī)在時(shí)鐘Clk1的
FPGA硬件系統(tǒng)的調(diào)試方法
首先與實(shí)測系統(tǒng)功耗進(jìn)行對比,驗(yàn)證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準(zhǔn)確性。然后對FPGA設(shè)計(jì)中影響系統(tǒng)功耗的幾個(gè)相互關(guān)聯(lián)的參數(shù)進(jìn)行取樣,通過軟件估算不同樣點(diǎn)下的系統(tǒng)功耗,找到功耗最低的取樣點(diǎn),得到最佳設(shè)計(jì)參數(shù),從而達(dá)到優(yōu)化系統(tǒng)設(shè)計(jì)的目的。實(shí)驗(yàn)中通過這種方法,在一個(gè)FPGA讀寫SRAM的系統(tǒng)中,在單位時(shí)間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時(shí)間占空比這兩個(gè)參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。
Altera公司宣布,公司的Cyclone III LS FPGA得到了電子行業(yè)編輯們的高度認(rèn)同。EDN、《嵌入式計(jì)算設(shè)計(jì)》(Embedded Computing Design)以及OpenSystems媒體的編輯對Altera Cyclone III LS FPGA在低功耗、高密度和小外
首先與實(shí)測系統(tǒng)功耗進(jìn)行對比,驗(yàn)證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準(zhǔn)確性。然后對FPGA設(shè)計(jì)中影響系統(tǒng)功耗的幾個(gè)相互關(guān)聯(lián)的參數(shù)進(jìn)行取樣,通過軟件估算不同樣點(diǎn)下的系統(tǒng)功耗,找到功耗最低的取樣點(diǎn),得到最佳設(shè)計(jì)參數(shù),從而達(dá)到優(yōu)化系統(tǒng)設(shè)計(jì)的目的。實(shí)驗(yàn)中通過這種方法,在一個(gè)FPGA讀寫SRAM的系統(tǒng)中,在單位時(shí)間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時(shí)間占空比這兩個(gè)參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。