目前越來(lái)越多的家用電器從低速的撥號(hào)上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國(guó)獲得快速的發(fā)展。比較而言,IPTV的基礎(chǔ)設(shè)施成本相當(dāng)?shù)停驗(yàn)檫@種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
IPTV系統(tǒng)中的FPGA供電問(wèn)題解決方案
摘要:針對(duì)電路設(shè)計(jì)中經(jīng)常碰到數(shù)據(jù)的噪聲干擾現(xiàn)象,提出了一種Kalman濾波的FPGA實(shí)現(xiàn)方法。該方法采用了TI公司的高精度模數(shù)轉(zhuǎn)換器ADSl25l以及Altera公司的EPlCl2,首先用卡爾曼濾波算法設(shè)計(jì)了一個(gè)濾波器,然后將該濾波
摘要:本文提出了一種基于FPGA的圖像裁剪電路的設(shè)計(jì)方法,利用像素的抽取改變圖像的分辨率,從而達(dá)到圖像裁剪的效果。與傳統(tǒng)的方法相比,這種方法簡(jiǎn)單易行,開發(fā)成本低,圖像的清晰度能滿足一定的要求。此方法數(shù)據(jù)處
摘要:為了解決PCI9052和雙口RAM之間讀寫時(shí)序不匹配的問(wèn)題,本設(shè)計(jì)采用可編程器件來(lái)實(shí)現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機(jī)實(shí)現(xiàn),使控制邏輯直觀簡(jiǎn)單,提高了設(shè)計(jì)效率。 通
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類為通過(guò)USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無(wú)線通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈
在低成本FPGA中實(shí)現(xiàn)動(dòng)態(tài)相位調(diào)整
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國(guó)巡回師資培訓(xùn)班
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國(guó)巡回師資培訓(xùn)班
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國(guó)巡回師資培訓(xùn)班
摘要:本文提出了一種基于FPGA的圖像裁剪電路的設(shè)計(jì)方法,利用像素的抽取改變圖像的分辨率,從而達(dá)到圖像裁剪的效果。與傳統(tǒng)的方法相比,這種方法簡(jiǎn)單易行,開發(fā)成本低,圖像的清晰度能滿足一定的要求。此方法數(shù)據(jù)處
對(duì)許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問(wèn)存儲(chǔ)器或訪問(wèn)另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來(lái)實(shí)現(xiàn)器件資源的最佳利用。
Altera 公司今天宣布其Stratix® IV GT FPGA 實(shí)現(xiàn)了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學(xué)模塊的互操作性。QSFP 光學(xué)模塊在單條光纖電纜鏈路上數(shù)據(jù)速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類為通過(guò)USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無(wú)線通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈
甚于ARM和FPGA的全彩獨(dú)立視頻LED系統(tǒng)
IPTV視頻廣播中采用FPGA作為編碼和解碼平臺(tái)的好處是明顯的。然而,為FPGA供電可能是一個(gè)挑戰(zhàn),而采用根據(jù)電源要求設(shè)計(jì)的專用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時(shí)間。
IPTV視頻廣播中采用FPGA作為編碼和解碼平臺(tái)的好處是明顯的。然而,為FPGA供電可能是一個(gè)挑戰(zhàn),而采用根據(jù)電源要求設(shè)計(jì)的專用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時(shí)間。
摘要:設(shè)計(jì)基于FPGA的IP-BX電話應(yīng)用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從
FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì)
對(duì)許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問(wèn)存儲(chǔ)器或訪問(wèn)另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來(lái)實(shí)現(xiàn)器件資源的最佳利用。