以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
基于Actel FPGA的多串口擴(kuò)展方案
摘要:提出一種基于FPGA的永磁同步電機(jī)控制器的設(shè)計(jì)方案,該設(shè)計(jì)可應(yīng)用于具有高動(dòng)態(tài)性能要求的永磁同步電機(jī)伺服控制系統(tǒng)。為提高伺服控制系統(tǒng)的實(shí)時(shí)性,簡(jiǎn)化電路及節(jié)省成本,該系統(tǒng)設(shè)計(jì)采用Ahera公司生產(chǎn)的CycloneII
摘要:提出一種基于FPGA的永磁同步電機(jī)控制器的設(shè)計(jì)方案,該設(shè)計(jì)可應(yīng)用于具有高動(dòng)態(tài)性能要求的永磁同步電機(jī)伺服控制系統(tǒng)。為提高伺服控制系統(tǒng)的實(shí)時(shí)性,簡(jiǎn)化電路及節(jié)省成本,該系統(tǒng)設(shè)計(jì)采用Ahera公司生產(chǎn)的CycloneII
基于FPGA的永磁同步電機(jī)控制器設(shè)計(jì)
FPGA中的處理器IP概述
FPGA中的處理器IP概述
FPGA是通過(guò)邏輯組合電路來(lái)實(shí)現(xiàn)各種功能的器件。由于FPGA內(nèi)部集成了大量的邏輯資源和可配置的I/O引腳,加上獨(dú)特的并行處理架構(gòu),可以輕松實(shí)現(xiàn)同時(shí)對(duì)多個(gè)外部設(shè)備的配置和管理,以及內(nèi)外各種接口數(shù)據(jù)的傳輸?,F(xiàn)在開(kāi)
基于FPGA的嵌入式Linux軟硬件設(shè)計(jì)
基于FPGA的嵌入式Linux軟硬件設(shè)計(jì)
以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
射頻識(shí)別技術(shù)RFID是一種非接觸的自動(dòng)識(shí)別技術(shù),其基本原理是利用射頻信號(hào)和空間耦合(電感和電磁耦合)傳輸特性,實(shí)現(xiàn)對(duì)被識(shí)別物體的自動(dòng)識(shí)別,射頻識(shí)別系統(tǒng)一般由兩部分組成,射頻標(biāo)簽(Tag)和射頻讀寫器(Reader
摘要: 重點(diǎn)闡述了USB接口IP核關(guān)鍵模塊的設(shè)計(jì)和驗(yàn)證,用VerilogHDL對(duì)USBIP核協(xié)議RTL級(jí)代碼編寫,對(duì)USB協(xié)議的數(shù)據(jù)流、傳輸?shù)冗M(jìn)行了深入的分析,在Xilinx ISE軟件平臺(tái)上進(jìn)行了FPGA綜合,并在Xilinx FPGA開(kāi)發(fā)板上調(diào)試成功
Altera公司宣布,Stratix IV FPGA通過(guò)Interlaken聯(lián)盟的器件通用性測(cè)試。Altera認(rèn)證了與使用Interlaken協(xié)議的第三方組件的高性能FPGA接口。Stratix IV GT FPGA通過(guò)6.25-Gbps線速通用性測(cè)試,是業(yè)界唯一支持10 Gbps線速
摘要:在討論了無(wú)線同播特點(diǎn)和頻率校準(zhǔn)基本原理的基礎(chǔ)上,提出了一種基FPGA的無(wú)線同播頻率校準(zhǔn)裝置的設(shè)計(jì)方案,實(shí)現(xiàn)了高精度廣播頻率的輸出,給出了詳細(xì)設(shè)計(jì)過(guò)程和實(shí)際測(cè)試結(jié)果。 關(guān)鍵詞:現(xiàn)場(chǎng)可編程門陣列;無(wú)
射頻識(shí)別技術(shù)RFID是一種非接觸的自動(dòng)識(shí)別技術(shù),其基本原理是利用射頻信號(hào)和空間耦合(電感和電磁耦合)傳輸特性,實(shí)現(xiàn)對(duì)被識(shí)別物體的自動(dòng)識(shí)別,射頻識(shí)別系統(tǒng)一般由兩部分組成,射頻標(biāo)簽(Tag)和射頻讀寫器(Reader
本文介紹了一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表,采用通用的數(shù)字化平臺(tái)和FPGA/單片機(jī)的結(jié)構(gòu),并用軟件算法實(shí)現(xiàn)了高度搜索、高度跟蹤、STC、AGC等功能,具有性能穩(wěn)定、擴(kuò)展性強(qiáng)、精度高、成本低等特點(diǎn)。主要內(nèi)容包括高度表的工作原理、整機(jī)性能、組件設(shè)計(jì)和飛行試驗(yàn),并著重介紹了信號(hào)處理組件的設(shè)計(jì),如硬件電路結(jié)構(gòu)、器件選型、軟件算法等。飛行試驗(yàn)表明該高度表具有良好的測(cè)高能力和精度。
FPGA高速收發(fā)器設(shè)計(jì)原則
1 引言 20世紀(jì)末,全球范圍內(nèi)興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機(jī)遇,信息技術(shù)的廣泛應(yīng)用是解決汽車帶來(lái)的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問(wèn)題的最佳途徑。同時(shí),隨
摘 要:本文提出了一種基于FPGA的數(shù)字交換機(jī)的實(shí)現(xiàn)方案。方案中利用FPGA對(duì)PCM信號(hào)進(jìn)行處理,在FPGA內(nèi)實(shí)現(xiàn)了話路交換、控制接口、時(shí)鐘信號(hào)與信號(hào)音產(chǎn)生等主要功能,大大簡(jiǎn)化了硬件電路,并且較之傳統(tǒng)方案具有明顯優(yōu)越