Achronix半導體公司認近日公布了其 Speedster22i HD和HP產品系列的細節(jié),它們是第一家將采用英特爾22nm技術工藝制造的現(xiàn)場可編程門陣列(FPGA)產品。Speedster22i FPGA產品是業(yè)內唯一針對應用的高端FPGA,而且僅消耗
硬件設計者已經開始在高性能DSP的設計中采用FPGA技術,因為它可以提供比基于PC或者單片機的解決方法快上10-100倍的運算量。以前,對硬件設計不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢,而如今基于C語言的方法可以讓
摘要:為實現(xiàn)系統(tǒng)快速更新,在此設計了一種新的機器視頻解決方案,借助FPGA技術,實現(xiàn)視頻輸入端口與Gige Vision IP的使用以及系統(tǒng)與計算機主機的連接。設計方案中采用了新的Gige Vision標準及Gige Vision IP核,使系
摘要:卡爾曼(Kalman)濾波計算精度和速度是工程應用中是否成功的決定性條件,為進一步提高Kalman濾波算法在更復雜的環(huán)境下使用的性能,并能夠同時滿足實時性和精度的要求,采用現(xiàn)場可編程邏輯陣列(FPGA)技術,設計了
DSP市場這些年頗受“排擠”,一方面隨著ARM不斷發(fā)展,MCU蠶食了曾在工業(yè)甚至消費電子占有很大市場份額的低端DSP市場;另一方面,F(xiàn)PGA的可編程性、高配置性也使得其侵蝕了部分DSP市場。當然,DSP廠商不會就此“偃旗息鼓
摘要:介紹了MSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種MSK高性能數字調制器的FPGA實現(xiàn)方案;采用自頂向下的設計思想,將系統(tǒng)分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重
FPGA的功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現(xiàn)這種功耗的降低,如同其它多數事物一樣,降低功耗的設計就是一種協(xié)調和平衡藝術,在進行低功耗器件的設計時,人們必須仔細權衡性能、易用性、成本、密度
1 基礎問題FPGA的基礎就是數字電路和HDL語言,想學好FPGA的人,建議床頭都有一本數字電路的書,不管是哪個版本的,這個是基礎,多了解也有助于形成硬件設計的思想。 在語言方面,建議初學者學習Verilog語言,VHDL語言
摘要:在級數的基礎上,設計一種基于FPGA的多項式運算器。利用該運算器可以在數字系統(tǒng)設計中更好地處理和應用各種函數。首先實現(xiàn)基于FPGA的多項式運算器,利用這個基本單元,進而實現(xiàn)了比較復雜的函數。經過驗證,該
硬件設計者已經開始在高性能DSP的設計中采用FPGA技術,因為它可以提供比基于PC或者單片機的解決方法快上10-100倍的運算量。以前,對硬件設計不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢,而如今基于C語言的方法可以讓
FPGA的功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現(xiàn)這種功耗的降低,如同其它多數事物一樣,降低功耗的設計就是一種協(xié)調和平衡藝術,在進行低功耗器件的設計時,人們必須仔細權衡性能、易用性、成本、密度
TipsforFPGA低功耗設計
21ic訊 賽靈思公司(Xilinx)在美國廣播電視設備展 (NAB)上宣布,其實時視頻引擎 (RTVE) 參考設計現(xiàn)能幫助設備制造商充分利用賽靈思視頻處理 LogiCORE™ IP 核,快速實現(xiàn)視頻處理運算密集型的設計。RTVE 支持 A
21ic訊 賽靈思公司(Xilinx)在美國廣播電視設備展 (NAB)宣布推出基于賽靈思聯(lián)盟計劃高級成員東京電子器件有限公司 (TED) 旗下 ACDC(采集、提供、分配、消費)1.0 硬件平臺的顯示目標設計平臺 (TDP)。顯示TDP 通過將
進一步延續(xù)其在基于FPGA的視頻監(jiān)控解決方案上的領先優(yōu)勢,Altera公司 (NASDAQ: ALTR)今天發(fā)布了面向監(jiān)控系統(tǒng)數字視頻錄像機(DVR)和網絡視頻錄像機(NVR)的四通道標準清晰度(SD)視頻分析解決方案。與Eutecus公
幾乎每個使用手機的人都會有過幾次通話中斷的經歷。雖然這些產品以及其他消費類產品的系統(tǒng)故障或者小毛病會帶來不方便,但它們不會造成災難性的后果。然而,醫(yī)療電子設備的一次系統(tǒng)故障就會帶來生命威脅,這也是為什
“邁瑞對于處理器平臺的選擇有兩個看似矛盾的原則:‘多’和‘少’。其中‘多’是指多樣性,我們知道無論是DSP、ARM、X86還是FPGA、GPU,每個平臺都有各自的優(yōu)點和缺陷,因此在設
設計嵌入系統(tǒng)的主要挑戰(zhàn)來自于需要同時優(yōu)化眾多設計因素。這些需要優(yōu)化的設計因素包括單位成本、NRE(不可回收工程)成本、功率、尺寸、性能、靈活性、原型制造時間、產品上市時間、產品在市場生存時間、可維護性、可
Altera公司(Nasdaq: ALTR)日前宣布,goHDR作為FPGA OpenCL計劃的早期試用客戶,通過Altera的FPGA OpenCL計劃,大幅度縮短了開發(fā)時間,顯著提高了性能。與Altera密切合作,goHDR將其專用C代碼導入到OpenCL標準中,不到
摘要:設計實現(xiàn)了一種便攜式、通用性強、模塊化,高可靠性的輻射功率檢測器。該檢測器在有源電子對抗設備的日常維護、保養(yǎng)中,可用于輻射功率的快速準確檢測,可適應于不同頻段、不同環(huán)境的應用需要,提高了有源電子