引言 同步動態(tài)隨機(jī)存儲器(SDRAM),在同一個CPU時(shí)鐘周期內(nèi)即可完成數(shù)據(jù)的訪問和刷新,其數(shù)據(jù)傳輸速度遠(yuǎn)遠(yuǎn)大于傳統(tǒng)的數(shù)據(jù)存儲器(DRAM),被廣泛的應(yīng)用于高速數(shù)據(jù)傳輸系統(tǒng)中。基于FPGA的SDRAM控制器,以其可靠
基于微處理器的FPGA的在線可重配置
0 引言在信號處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場合中,對系統(tǒng)體積的要求越來越高,因此如何在硬
支援多CPU架構(gòu) SoC FPGA增強(qiáng)IP重用性
支援多CPU架構(gòu) SoC FPGA增強(qiáng)IP重用性
簡單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低?! ‘?dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典
ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)綜合應(yīng)用
摘要:以Alter公司的FPGA為硬件平臺,以QuartusⅡ?yàn)樵O(shè)計(jì)工具,來實(shí)現(xiàn)該直擴(kuò)/跳頻混合發(fā)射系統(tǒng)。頂層采用圖形設(shè)計(jì)方式,各個模塊均采用Verilog語言進(jìn)行設(shè)計(jì)。編碼模塊采用了RS(255,223)碼與卷積碼(2,1,7)相結(jié)合,
摘要:利用四進(jìn)程和結(jié)構(gòu)化設(shè)計(jì)兩種不同的VHDL程序設(shè)計(jì)方法,對HDB3編碼器進(jìn)行了設(shè)計(jì)、實(shí)現(xiàn)和功能分析。設(shè)計(jì)的兩種編碼器在Quartus Ⅱ7.2中進(jìn)行了功能分析,并且下載到EP2C5T144C6中實(shí)現(xiàn)了HDB3編碼轉(zhuǎn)換功能。分析與實(shí)
FPGA具有產(chǎn)品設(shè)計(jì)者可以自行修改其內(nèi)部邏輯的優(yōu)點(diǎn)。作為開發(fā)費(fèi)用持續(xù)上漲的ASIC和ASSP的替代品,越來越多的電子產(chǎn)品開始配備FPGA。FPGA競爭力的源泉來自于半導(dǎo)體制造技術(shù)的微細(xì)化。FPGA便于在保持設(shè)計(jì)相同的前提下增
Altera發(fā)售目前市場上功耗最低成本最低的28nm FPGA
隨著電子技術(shù)的發(fā)展,數(shù)字系統(tǒng)的設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。高密度現(xiàn)場可編程邏輯器件的出現(xiàn)將大量邏輯功能集成于一個單片 IC之中。對基于 E2PROM (或 Flash Memory)工藝的器件,配置數(shù)據(jù)
Intevac是商用和軍用市場光學(xué)產(chǎn)品的前沿開發(fā)商。本文介紹該公司NightVista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號處理器、幾個ASSP和外部存儲器件。系統(tǒng)對性能
分析家估計(jì),汽車遠(yuǎn)程通信業(yè)務(wù)和硬件的總收益將于未來五年內(nèi)超越200億美元,而電子元件供應(yīng)商正積極投資開發(fā)這個新興而迅速擴(kuò)張的市場。總體來說,汽車電子有望成為半導(dǎo)體行業(yè)的一個亮點(diǎn),帶領(lǐng)整個行業(yè)走出谷底。想想
摘 要: 具體介紹了嵌入式系統(tǒng)智能管理方面的相關(guān)內(nèi)容,建立了一種基于FPGA的嵌入式智能管理系統(tǒng)的框架結(jié)構(gòu)。此外,分析并實(shí)現(xiàn)了系統(tǒng)各項(xiàng)基本的智能功能,這對提高系統(tǒng)整體性能有著很大的幫助。近些年,針對智能管理
摘要:結(jié)合具體的雷達(dá)導(dǎo)引頭型號項(xiàng)目.從數(shù)字信號處理機(jī)的原理出發(fā),根據(jù)項(xiàng)目的要求提出了一種基于DBF技術(shù)的某型導(dǎo)引頭信號處理機(jī)設(shè)計(jì)方案,方案以Xilinx公司Virtex4 SX55 FPGA作為數(shù)字信號處理的核心器件,實(shí)現(xiàn)對6陣
21ic訊 Altera公司日前宣布,開始發(fā)售其28-nm Cyclone® V FPGA。Cyclone V器件是目前市場上功耗最低、成本最低的28-nm FPGA。該系列通過集成,前所未有的同時(shí)實(shí)現(xiàn)了高性能、低系統(tǒng)成本和低功耗,非常適合工業(yè)、無
濾波器是一種用來消除干擾雜訊的器件,可用于對特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率進(jìn)行有效濾除。它在電子領(lǐng)域中占有很重要的地位,在信號處理、抗干擾處理、電力系統(tǒng)、抗混疊處理中都得到了廣泛的應(yīng)用。而對于程控濾
雖然賽靈思是第一家代表FPGA廠商參展CCBN2012,但“除了機(jī)頂盒廠商,在CCBN的展商中,大部分設(shè)備里面都會有FPGA器件。”賽靈思代理商FAE經(jīng)理張寧表示。根據(jù)賽靈思亞太區(qū)銷售總監(jiān)林世兆對于公司未來的預(yù)判,
摘要:以Alter公司的FPGA為硬件平臺,以QuartusⅡ?yàn)樵O(shè)計(jì)工具,來實(shí)現(xiàn)該直擴(kuò)/跳頻混合發(fā)射系統(tǒng)。頂層采用圖形設(shè)計(jì)方式,各個模塊均采用Verilog語言進(jìn)行設(shè)計(jì)。編碼模塊采用了RS(255,223)碼與卷積碼(2,1,7)相結(jié)合,