本設計以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨立的SRAM區(qū)域(各1字節(jié))來實現(xiàn)DSP2407A與S3C4480的并行通信。
介紹了一種基于復雜可編程邏輯器件(CPLD)的120MHz高速A/D采集卡的設計方法。
本文以CDMA2000語音傳輸標準下短幀為例,給出了具體的12×16的A型分組比特交織器和解交織器。
本文給出了數(shù)據(jù)緩存、傳輸模塊控制電路的設計,并采用VHDL語言和CPLD很好的完成邏輯控制任務和系統(tǒng)驅(qū)動程序的編寫與調(diào)試。
本文講述了對某CCD相機的圖像數(shù)據(jù)輸出接口和圖像數(shù)據(jù)源的模擬過程。主要在CPLD器件上實現(xiàn),通過應用基于Channel link技術(LVDS串行/解串技術)的Camlink標準接口傳輸方案
本文研究的就是基于CPLD的PDH通信二次群復接器。
本文介紹了一種基于DSP和CPLD的移相全橋諧振軟開關數(shù)字控制器,應用于開關電源的數(shù)字化智能控制。
本文介紹了一種基于DSP和CPLD的移相全橋諧振軟開關數(shù)字控制器,應用于開關電源的數(shù)字化智能控制。
設計了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結構,介紹了系統(tǒng)的工作原理,詳細描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設計。
設計了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結構,介紹了系統(tǒng)的工作原理,詳細描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設計。
可編程邏輯器件CPLD體積小功能強大, Verilog HDL語言簡練,設計思想、電路結構和邏輯關系清晰,本文著重介紹使用Verilog設計CPLD實現(xiàn)雙屏顯示液晶控制器的功能。