本設(shè)計(jì)以Xilinx公司的XC95108為例,通過(guò)在CPLD中開(kāi)辟2塊獨(dú)立的SRAM區(qū)域(各1字節(jié))來(lái)實(shí)現(xiàn)DSP2407A與S3C4480的并行通信。
介紹了一種基于復(fù)雜可編程邏輯器件(CPLD)的120MHz高速A/D采集卡的設(shè)計(jì)方法。
本文以CDMA2000語(yǔ)音傳輸標(biāo)準(zhǔn)下短幀為例,給出了具體的12×16的A型分組比特交織器和解交織器。
本文給出了數(shù)據(jù)緩存、傳輸模塊控制電路的設(shè)計(jì),并采用VHDL語(yǔ)言和CPLD很好的完成邏輯控制任務(wù)和系統(tǒng)驅(qū)動(dòng)程序的編寫(xiě)與調(diào)試。
本文講述了對(duì)某CCD相機(jī)的圖像數(shù)據(jù)輸出接口和圖像數(shù)據(jù)源的模擬過(guò)程。主要在CPLD器件上實(shí)現(xiàn),通過(guò)應(yīng)用基于Channel link技術(shù)(LVDS串行/解串技術(shù))的Camlink標(biāo)準(zhǔn)接口傳輸方案
本文研究的就是基于CPLD的PDH通信二次群復(fù)接器。
本文介紹了一種基于DSP和CPLD的移相全橋諧振軟開(kāi)關(guān)數(shù)字控制器,應(yīng)用于開(kāi)關(guān)電源的數(shù)字化智能控制。
本文介紹了一種基于DSP和CPLD的移相全橋諧振軟開(kāi)關(guān)數(shù)字控制器,應(yīng)用于開(kāi)關(guān)電源的數(shù)字化智能控制。
設(shè)計(jì)了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設(shè)計(jì)。
設(shè)計(jì)了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設(shè)計(jì)。
可編程邏輯器件CPLD體積小功能強(qiáng)大, Verilog HDL語(yǔ)言簡(jiǎn)練,設(shè)計(jì)思想、電路結(jié)構(gòu)和邏輯關(guān)系清晰,本文著重介紹使用Verilog設(shè)計(jì)CPLD實(shí)現(xiàn)雙屏顯示液晶控制器的功能。