據中科院計算所副所長徐志偉,四核龍芯3號計劃在今年年底前定案,八核版計劃在2009年定案。徐志偉日前參加了Hot Chips會議。
四核與八核的龍芯3號都采用65納米工藝,時鐘速度為1GHz。多核龍芯采用分布式、可擴展架構,具有可重新配置的CPU內核與L2緩存。四核的功耗只有10瓦,八核的功耗為20瓦。
徐志偉沒有給出龍芯3號的量產時間表,但他表示,中國的目標是在2010年建立基于龍芯3號的petaflop超級計算機。龍芯3號還將用于小型臺式teraflops電腦。
根據2007年3月宣布的一項協(xié)議,龍芯處理器由意法半導體(ST)制造和推廣。