www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 摘 要: 針對(duì)二進(jìn)制轉(zhuǎn)十進(jìn)制(BCD)轉(zhuǎn)碼器的FPGA實(shí)現(xiàn)目標(biāo),提出了一種高效、易于重構(gòu)的轉(zhuǎn)碼器設(shè)計(jì)方案。并在FPGA開發(fā)板上成功地實(shí)現(xiàn)了該設(shè)計(jì),驗(yàn)證結(jié)果表明,與使用中規(guī)模集成電路IP核(SN74185A)實(shí)現(xiàn)的7 bit、10 bit和

 

摘 要: 針對(duì)二進(jìn)制轉(zhuǎn)十進(jìn)制(BCD)轉(zhuǎn)碼器的FPGA實(shí)現(xiàn)目標(biāo),提出了一種高效、易于重構(gòu)的轉(zhuǎn)碼器設(shè)計(jì)方案。并在FPGA開發(fā)板上成功地實(shí)現(xiàn)了該設(shè)計(jì),驗(yàn)證結(jié)果表明,與使用中規(guī)模集成電路IP核(SN74185A)實(shí)現(xiàn)的7 bit、10 bit和12 bit的轉(zhuǎn)碼器相比,本設(shè)計(jì)可以分別節(jié)約28.5%、47.6%和49.6%的硬件實(shí)現(xiàn)代價(jià)(邏輯單元LEs);同時(shí),電路的路徑延遲也分別減少了0.7 ns、2.1 ns和8.9 ns.

為了實(shí)現(xiàn)測(cè)量數(shù)據(jù)的實(shí)時(shí)顯示,電子測(cè)量系統(tǒng)常用到二-十進(jìn)制(BCD)轉(zhuǎn)碼器來完成數(shù)據(jù)的實(shí)時(shí)轉(zhuǎn)換。目前,電子系統(tǒng)中的二-十進(jìn)制(BCD)數(shù)制轉(zhuǎn)換有三類實(shí)現(xiàn)方法,一是采用軟件算法的實(shí)現(xiàn)方式,傳統(tǒng)的方法是用DAA調(diào)節(jié)指令實(shí)現(xiàn),但效率較低;其次是純硬件運(yùn)算實(shí)現(xiàn)方式,這種實(shí)現(xiàn)方式從數(shù)據(jù)轉(zhuǎn)換運(yùn)算到硬件的直接映射,常采用邏輯運(yùn)算和數(shù)據(jù)移位來實(shí)現(xiàn)數(shù)據(jù)轉(zhuǎn)換,轉(zhuǎn)換效率較高,但是在轉(zhuǎn)換數(shù)據(jù)位數(shù)較多時(shí),運(yùn)算量會(huì)顯著增加,硬件實(shí)現(xiàn)代價(jià)也較大;三是基于數(shù)據(jù)查找表LUT(Lookup Table)的實(shí)現(xiàn)方式。

本文提出了一個(gè)高效、易于重構(gòu)的二-十進(jìn)制(BCD)轉(zhuǎn)碼器設(shè)計(jì)方案,并在FPGA開發(fā)板上成功地進(jìn)行了設(shè)計(jì)驗(yàn)證。

  1 二-十進(jìn)制(BCD)碼的轉(zhuǎn)換算法


從以上的二-十進(jìn)制(BCD)碼變換算法中可以看到,二進(jìn)制數(shù)據(jù)的最低位b1不需要轉(zhuǎn)換而直接輸出,而且每個(gè)轉(zhuǎn)換運(yùn)算單元的低3位輸出數(shù)據(jù)始終不會(huì)大于(4)D/(100)B,這樣就能夠保證最后得到的每一位BCD碼不會(huì)大于(9)D/(1001)B,從而得到BCD碼的正確轉(zhuǎn)換輸出。

  2 二-十進(jìn)制(BCD)轉(zhuǎn)碼器的實(shí)現(xiàn)

2.1 二-十進(jìn)制(BCD)轉(zhuǎn)碼器的ASIC實(shí)現(xiàn)

根據(jù)上述的轉(zhuǎn)換算法,參考文獻(xiàn)[5]、[11]中給出了全定制的轉(zhuǎn)碼器專用集成電路(ASIC)實(shí)現(xiàn)方案。首先,構(gòu)造出5 bit二進(jìn)制數(shù)的轉(zhuǎn)換單元,然后再以此轉(zhuǎn)換單元為基本單位擴(kuò)展成其他的多位二-十進(jìn)制(BCD)轉(zhuǎn)碼器,TI公司的SN74185A芯片就是這樣的一個(gè)5 bit數(shù)據(jù)轉(zhuǎn)換單元,用它實(shí)現(xiàn)的10 bit二-十進(jìn)制(BCD)碼轉(zhuǎn)換器如圖2所示。

圖2所示的轉(zhuǎn)碼器與圖1的結(jié)構(gòu)區(qū)別在于采用了5 bit的轉(zhuǎn)換單元而不是4 bit的基本單元(高3 bit轉(zhuǎn)換單元的最高位輸入接地),從而簡化了多位轉(zhuǎn)碼器的電路結(jié)構(gòu)。每個(gè)轉(zhuǎn)換單元(SN74185A)的6個(gè)輸出位權(quán)依次是(20、10、5、4、2、1),因此也保證了每個(gè)轉(zhuǎn)換運(yùn)算單元的低3位輸出數(shù)據(jù)始終不會(huì)大于(4)D/(100)B,使最后得到的每位BCD碼都不會(huì)大于(9)D/(1001)B。使用時(shí)要求轉(zhuǎn)換單元(SN74185A)的無用輸入端作接地處理。假如需要轉(zhuǎn)換的10 bit數(shù)據(jù)是(1110011011)B,每個(gè)轉(zhuǎn)換模塊完成輸入二進(jìn)制數(shù)據(jù)的位權(quán)轉(zhuǎn)換,如圖2所示,經(jīng)過第一層數(shù)據(jù)轉(zhuǎn)換后得到(10101111011),再依次經(jīng)過后面第2層至第4層的數(shù)據(jù)轉(zhuǎn)換,得到各層次相應(yīng)轉(zhuǎn)換輸出分別是:(10111000011)、(100011000011)、(0100100100011),第4層的轉(zhuǎn)換輸出就是十進(jìn)制(BCD)碼:(0100100100011)BCD=(923)D。

2.2 基于FPGA的二-十進(jìn)制(BCD)轉(zhuǎn)碼器設(shè)計(jì)

在片上數(shù)字系統(tǒng)(SOPC)中實(shí)現(xiàn)二-十進(jìn)制(BCD)碼轉(zhuǎn)換器,如果直接依據(jù)圖2所示的結(jié)構(gòu),使用SN74185A芯片的IP核(Quartus II工具提供)來實(shí)現(xiàn)轉(zhuǎn)碼器不但存在著2.1中所述的不足之處,而且還會(huì)面臨著更大的硬件資源浪費(fèi)問題,這是由于FPGA中的邏輯單元(LEs)都是基于4輸入的數(shù)據(jù)查找表(LUT),如果要實(shí)現(xiàn)5輸入的轉(zhuǎn)換單元(SN74185A),就需要查找表級(jí)聯(lián)擴(kuò)展,從而會(huì)造成路徑延遲進(jìn)一步增大、邏輯單元利用率降低、硬件實(shí)現(xiàn)代價(jià)提高。

為了克服以上的轉(zhuǎn)碼器設(shè)計(jì)缺陷,針對(duì)FPGA的結(jié)構(gòu)特點(diǎn),筆者提出了以下設(shè)計(jì)思路:(1)以4 bit數(shù)據(jù)轉(zhuǎn)換作為基本的轉(zhuǎn)換單元來適應(yīng)FPGA結(jié)構(gòu)特點(diǎn),而提高邏輯單元利用率,達(dá)到降低硬件代價(jià)的目的;(2)利用Verilog HDL層次化設(shè)計(jì)描述的靈活性,以4 bit數(shù)據(jù)轉(zhuǎn)換單元為最底層模塊,構(gòu)造出更大的5 bit和6 bit轉(zhuǎn)換單元(模塊)。這種設(shè)計(jì)方法為二-十進(jìn)制(BCD)轉(zhuǎn)碼器的構(gòu)建提供了4 bit、5 bit和6 bit三種不同大小的單元模塊,可使每一個(gè)轉(zhuǎn)換單元模塊的使用恰到好處(需要小模塊的地方就不會(huì)使用大模塊)。

2.2.1 二-十進(jìn)制(BCD)轉(zhuǎn)碼器單元模塊設(shè)計(jì)

采用上文所述基于FPGA的二-十進(jìn)制(BCD)轉(zhuǎn)碼器設(shè)計(jì)方案,關(guān)鍵在于要做好最底層模塊(4 bit轉(zhuǎn)碼模塊)的優(yōu)化設(shè)計(jì),對(duì)4 bit轉(zhuǎn)碼模塊的不同Verilog HDL描述方式也會(huì)帶來不同的實(shí)現(xiàn)代價(jià);本文使用結(jié)構(gòu)描述實(shí)現(xiàn)4 bit轉(zhuǎn)碼模塊(Bin2Bcd_4),再通過4 bit轉(zhuǎn)碼模塊層次實(shí)例化構(gòu)成5 bit轉(zhuǎn)碼模塊(Bin2Bcd_5)和6 bit轉(zhuǎn)碼模塊(Bin2Bcd_6)的設(shè)計(jì),4 bit、5 bit和6 bit三種單元模塊的構(gòu)造示意圖如圖3所示。

2.2.2 基于混合模塊的二-十進(jìn)制(BCD)轉(zhuǎn)碼器設(shè)計(jì)

根據(jù)二-十進(jìn)制(BCD)轉(zhuǎn)碼算法,使用上文2.2.1中得到的4 bit、5 bit和6 bit三種二-十進(jìn)制轉(zhuǎn)碼單元模塊,構(gòu)造出7 bit、10 bit和12 bit二-十進(jìn)制(BCD)轉(zhuǎn)碼器結(jié)構(gòu),如圖4所示,轉(zhuǎn)碼單元模塊的多余輸入端接地,多余輸出端懸空。

3 二-十進(jìn)制(BCD)轉(zhuǎn)碼器的設(shè)計(jì)驗(yàn)證

本文使用Quartus II 6.0(Full Version)開發(fā)工具,對(duì)于圖4所示的3個(gè)混合模塊構(gòu)建的二-十進(jìn)制(BCD)轉(zhuǎn)碼器,在Altera公司的FPGA(Altera EP1K30QC208-2)芯片上分別進(jìn)行了設(shè)計(jì)驗(yàn)證,驗(yàn)證結(jié)果完全達(dá)到設(shè)計(jì)預(yù)期。其中12 bit二-十進(jìn)制(BCD)轉(zhuǎn)碼器的功能仿真和時(shí)序仿真結(jié)果如圖5所示。

在完全相同的軟硬件驗(yàn)證環(huán)境下,把圖4所示的轉(zhuǎn)碼器設(shè)計(jì)和使用中規(guī)模集成電路IP核(SN74185A)實(shí)現(xiàn)的7 bit、10 bit和12 bit的轉(zhuǎn)碼器進(jìn)行了性能對(duì)比,驗(yàn)證結(jié)果進(jìn)一步表明了這種采用混合模塊構(gòu)建二-十進(jìn)制(BCD)轉(zhuǎn)碼器的行之有效性;表1所示為采用這兩種構(gòu)建方法得到的7 bit、10 bit和12 bit轉(zhuǎn)碼器的驗(yàn)證結(jié)果對(duì)比。

Altera EP1K30QC208-2(FPGA)芯片上的7 bit、10 bit和12 bit轉(zhuǎn)碼器設(shè)計(jì)驗(yàn)證結(jié)果和使用IP核(SN74185A)實(shí)現(xiàn)的轉(zhuǎn)碼器驗(yàn)證結(jié)果對(duì)比更加充分證明了這種設(shè)計(jì)思路的可行性;這種高效、易于重構(gòu)的二-十進(jìn)制(BCD)轉(zhuǎn)碼器設(shè)計(jì)為基于FPGA的片上數(shù)字測(cè)量系統(tǒng)實(shí)現(xiàn)做出了有意義的積極探索。



參考文獻(xiàn):

[1].BCDdatasheethttp://www.dzsc.com/datasheet/BCD_1225719.html.
[2].SN74185Adatasheethttp://www.dzsc.com/datasheet/SN74185A_616929.html.


來源:亮涼1次

 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉