本系統(tǒng)在保證雙方可靠通信的前提下,最終實(shí)現(xiàn)PC主控機(jī)與基站之間實(shí)時(shí)、可靠的信息交互與監(jiān)控管理功能。
本系統(tǒng)在保證雙方可靠通信的前提下,最終實(shí)現(xiàn)PC主控機(jī)與基站之間實(shí)時(shí)、可靠的信息交互與監(jiān)控管理功能。
本系統(tǒng)在保證雙方可靠通信的前提下,最終實(shí)現(xiàn)PC主控機(jī)與基站之間實(shí)時(shí)、可靠的信息交互與監(jiān)控管理功能。
基于NiosII的HDLC協(xié)議控制系統(tǒng)的實(shí)現(xiàn)
詳細(xì)地闡述基于NiosIl和FPGA的多處理器系統(tǒng)的實(shí)現(xiàn)機(jī)制,討論利用硬件互斥核實(shí)現(xiàn)多處理器資源共享的方法,并給出硬件設(shè)計(jì)的具體步驟以及軟件設(shè)計(jì)、調(diào)試方法和關(guān)鍵技術(shù)
基于NiosII的SOPC多處理器系統(tǒng)設(shè)計(jì)方法
Altera公司宣布開始提供新的Cyclone® III版Nios® II嵌入式評(píng)估套件。
CycloneIII版NiosII嵌入式評(píng)估套件(Altera)
本文就是在基于NiosII的SOPC中設(shè)計(jì)了一個(gè)EEPROM Controller Core,用Verilog HDL描述硬件邏輯部分,同時(shí)編寫相關(guān)驅(qū)動(dòng),下載到Stratix系列的 FPGA中實(shí)現(xiàn)了對(duì)片外EEPROM AT24C02的讀寫。
基于NiosII的SOPC中EEPROM Controller Core的設(shè)計(jì)
本文簡要介紹了Nios II設(shè)計(jì)架構(gòu),然后通過一個(gè)USB控制器的接口模塊設(shè)計(jì)實(shí)例,詳細(xì)介紹了Nios II設(shè)計(jì)中用戶自定義邏輯的實(shí)現(xiàn)方法和效果,同時(shí)給出了對(duì)USB控制器SL811HS的底層讀寫函數(shù)。
基于NiosII的USB接口模塊設(shè)計(jì)