引言 網(wǎng)絡(luò)傳真機(jī)是將待傳真的圖、文稿件等自動(dòng)掃描成圖像文件,然后通過(guò)網(wǎng)絡(luò)傳真協(xié)議將數(shù)據(jù)文件發(fā)到網(wǎng)絡(luò)傳真服務(wù)器中,經(jīng)服務(wù)器轉(zhuǎn)發(fā)到目標(biāo)網(wǎng)絡(luò)傳真機(jī)或者普通傳真機(jī)的設(shè)備。傳真圖、文稿件數(shù)據(jù)經(jīng)網(wǎng)絡(luò)傳真機(jī)掃描
摘要:設(shè)計(jì)了基于FPGA和NioslI軟核的全數(shù)字逆變焊接電源控制器,采用變參數(shù)PID和改進(jìn)的I-I型雙閉環(huán)電流-弧長(zhǎng)控制策略,并應(yīng)用于數(shù)字化MIG焊接電源系統(tǒng)中。介紹了該電源控制器各模塊的功能及設(shè)計(jì)方案,分析了MIG焊接電
摘要:介紹了便攜式超聲波流量計(jì)的工作原理和系統(tǒng)硬件結(jié)構(gòu),分析了系統(tǒng)收發(fā)電路各個(gè)模塊的設(shè)計(jì),著重介紹了基于FPGA軟核NioslI的便攜式超聲波流量計(jì)的數(shù)字電路部分設(shè)計(jì)。試驗(yàn)結(jié)果表明,系統(tǒng)工作穩(wěn)定,能夠滿(mǎn)足測(cè)量精
NiosII的網(wǎng)絡(luò)傳真機(jī)圖像傳輸系統(tǒng)設(shè)計(jì)
摘要:設(shè)計(jì)了基于FPGA和NioslI軟核的全數(shù)字逆變焊接電源控制器,采用變參數(shù)PID和改進(jìn)的I-I型雙閉環(huán)電流-弧長(zhǎng)控制策略,并應(yīng)用于數(shù)字化MIG焊接電源系統(tǒng)中。介紹了該電源控制器各模塊的功能及設(shè)計(jì)方案,分析了MIG焊接電
摘要:設(shè)計(jì)了基于FPGA和NioslI軟核的全數(shù)字逆變焊接電源控制器,采用變參數(shù)PID和改進(jìn)的I-I型雙閉環(huán)電流-弧長(zhǎng)控制策略,并應(yīng)用于數(shù)字化MIG焊接電源系統(tǒng)中。介紹了該電源控制器各模塊的功能及設(shè)計(jì)方案,分析了MIG焊接電
基于FPGA和NiosII的逆變焊接電源控制器
基于NiosII的便攜式超聲波流量計(jì)設(shè)計(jì)
摘要:針對(duì)SOPC Builder系統(tǒng)沒(méi)有提供128064液晶模塊驅(qū)動(dòng)的問(wèn)題,以CBGl28064液晶模塊為例,采用有限狀態(tài)機(jī),用Verilog HDL語(yǔ)言設(shè)計(jì)了顯示驅(qū)動(dòng)IP核,并構(gòu)建了基于NiosII嵌入式處理器的片上系統(tǒng)。通過(guò)把顯示驅(qū)動(dòng)IP核下
SOPC中NiosII的LCD顯示驅(qū)動(dòng)IP設(shè)計(jì)
摘要:詳細(xì)介紹一種I2C控制IP的工作原理及其可編程寄存器,給出該IP在CMOS數(shù)字成像中的應(yīng)用實(shí)例。該實(shí)例基于可編程片上系統(tǒng)(SOPC)技術(shù)設(shè)計(jì),在NioslI IDE中通過(guò)編寫(xiě)程序來(lái)實(shí)現(xiàn)系統(tǒng)功能,并通過(guò)QuartusII軟件自帶的Si
摘要:在分析四倍頻直接細(xì)分原理的基礎(chǔ)上,提出利用專(zhuān)用插值芯片(IC—NV)對(duì)前端輸出的正交信號(hào)進(jìn)行插值細(xì)分的方法;采用SOPC技術(shù)和基于NiosII軟核處理器的系統(tǒng)設(shè)計(jì)方案,在FPGA中設(shè)計(jì)了二次細(xì)分辨向組件和測(cè)速組件,
NiosII的I2C控制IP及其在成像系統(tǒng)中的應(yīng)用
基于NiosII的光柵細(xì)分電路系統(tǒng)設(shè)計(jì)
摘 要: 采用FPGA作為視頻采集控制和圖像處理芯片,配置NiosII軟核,在FPGA片內(nèi)完成圖像處理和圖像顯示控制,簡(jiǎn)化了硬件電路和軟件程序的設(shè)計(jì)。在FPGA片內(nèi)編寫(xiě)視頻采集時(shí)序,并配置NiosII控制軟核,模擬視頻數(shù)據(jù)經(jīng)視
摘 要: 采用FPGA作為視頻采集控制和圖像處理芯片,配置NiosII軟核,在FPGA片內(nèi)完成圖像處理和圖像顯示控制,簡(jiǎn)化了硬件電路和軟件程序的設(shè)計(jì)。在FPGA片內(nèi)編寫(xiě)視頻采集時(shí)序,并配置NiosII控制軟核,模擬視頻數(shù)據(jù)經(jīng)視
基于NiosII的視頻采集與DVI成像
如何實(shí)現(xiàn)NIOSII從ECPS啟動(dòng)
如何實(shí)現(xiàn)NIOSII從ECPS啟動(dòng)
通過(guò)分析傳真通信規(guī)程,提出了基于NiosII嵌入式傳真通信的方案,并在QuartusII和NiosII IDE環(huán)境下開(kāi)發(fā)設(shè)計(jì)。FPGA開(kāi)發(fā)板與外圍Modem電路組成的傳真系統(tǒng),可以實(shí)現(xiàn)普通傳真機(jī)的傳真通信。測(cè)試結(jié)果表明,該設(shè)計(jì)增加了整個(gè)傳真系統(tǒng)的靈活性與高效性,實(shí)現(xiàn)了軟硬件協(xié)同的設(shè)計(jì),有效地縮短了開(kāi)發(fā)周期,在傳真通信領(lǐng)域具有較好的應(yīng)用前景。