引言當(dāng)前,越來越多的通信系統(tǒng)工作在很寬的頻帶上,對(duì)于保密和抗干擾有很高要求的某些無線通信更是如此,隨著信號(hào)處理器件的處理速度越來越快,數(shù)據(jù)采樣的速率也變得越來越高,在某些電子信息領(lǐng)域,要求處理的頻帶要
數(shù)字相關(guān)器作為軟件無線電的典型應(yīng)用,在擴(kuò)頻通信中成為必不可少的技術(shù)。在傳統(tǒng)的擴(kuò)頻通信中,采用模擬器件(如:聲表面波器) 來實(shí)現(xiàn)解擴(kuò)單元,而用數(shù)字相關(guān)器可以增加系統(tǒng)的靈活性和穩(wěn)定性,因此,對(duì)數(shù)字相關(guān)器的
隨著 FPGA 在數(shù)字通信設(shè)計(jì)領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號(hào)處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時(shí)間內(nèi)得到電路最佳性能的新技術(shù)。 雖然現(xiàn)在已經(jīng)有多種連接仿真與射
英特爾今天推出了采用英特爾® Stratix® 10 SX FPGA(英特爾超強(qiáng)大的 FPGA)的全新英特爾® 可編程加速卡 (PAC),以擴(kuò)充其現(xiàn)場(chǎng)可編程門陣列 (FPGA) 加速平臺(tái)產(chǎn)品組合。借助面向英特爾® 至強(qiáng)® CPU及FPGA的加速棧,這款高帶寬卡可為數(shù)據(jù)中心開發(fā)人員提供強(qiáng)大的平臺(tái),用于部署基于 FPGA 的加速工作負(fù)載。
隨著通訊系統(tǒng)的數(shù)據(jù)處理量日益增大,過去總線形式的體系結(jié)構(gòu)逐漸成為約束處理能力進(jìn)一步提升的瓶頸。本文首先簡(jiǎn)單介紹了嵌入式設(shè)計(jì)中總線結(jié)構(gòu)的演化過程,從而引出新一代點(diǎn)對(duì)點(diǎn)串行交換結(jié)構(gòu).
隨著硬件技術(shù)的大力發(fā)展和加工丁藝技術(shù)的不斷提升,芯片技術(shù)日益成熟,軟件無線電技術(shù)得到廣泛應(yīng)用和迅猛發(fā)展。無線電系統(tǒng)在整體體系結(jié)構(gòu)上發(fā)生了重大變化,正沿著綜合化、模塊化、通用化和智能化的方向快速推進(jìn)。無
與其他常用的自動(dòng)識(shí)別技術(shù)如條形碼和磁條一樣,無線射頻識(shí)別(RFID" target="_blank">RFID)技術(shù)也是一種自動(dòng)識(shí)別技術(shù)。每一個(gè)目標(biāo)對(duì)象在射頻讀卡器中對(duì)應(yīng)唯一的電子識(shí)別碼(UID),或者“電子標(biāo)簽”。標(biāo)
跳頻通信系統(tǒng)作為擴(kuò)頻通信體制中的一種重要類型,以其出色的抗遠(yuǎn)近效應(yīng)、抗干擾能力,在軍用、民用通信領(lǐng)域得到了廣泛應(yīng)用。跳頻通信方式是指載波受一偽隨機(jī)碼的控制, 不斷地、隨機(jī)地跳變,可看成載波按照一定規(guī).
引言 人們生活中的家用電器種類日益增多,遙控器的種類也隨之增加,不同種類的遙控器之間一般不能相互替代,這給人們的生活帶來諸多不便?! 「黝愡b控器功能大致相同,大多都有數(shù)字鍵、啟動(dòng)停止鍵、前進(jìn)鍵、快進(jìn)
0 引言 遠(yuǎn)程通信系統(tǒng)和遠(yuǎn)程監(jiān)控系統(tǒng)對(duì)信號(hào)傳輸有兩方面的要求:一方面要求接口靈活且有較高的數(shù)據(jù)傳輸帶寬;另一方面要求系統(tǒng)的傳輸距離遠(yuǎn)。傳統(tǒng)接口如UART,USB,以太網(wǎng)等在傳輸帶寬和傳輸距離上均無法滿足
多普勒測(cè)量系統(tǒng)利用多普勒效應(yīng)測(cè)量運(yùn)動(dòng)目標(biāo)(固體、液體或氣體)的速度。最著名的應(yīng)用大概要算雷達(dá)槍了,交通巡警利用它檢測(cè)超速汽車。
LTE和其它4G無線解決方案的高數(shù)據(jù)速率無疑將激發(fā)大量新的無線應(yīng)用和服務(wù)。滿足和超過LTE系統(tǒng)的高性能要求及更高的復(fù)雜性顯然需要高超的水平,但TI等技術(shù)供應(yīng)商已經(jīng)為這個(gè)功能強(qiáng)大的下一代無線基礎(chǔ)架構(gòu)作好了充足的準(zhǔn)備。
引言 對(duì)于自主機(jī)器人導(dǎo)航和其它機(jī)器視覺應(yīng)用來說,實(shí)時(shí)深度感知是很關(guān)鍵的。目前通過立體圖像來計(jì)算深度的算法計(jì)算量很大,例如差異測(cè)繪,要占用CPU大量的時(shí)間,或者需要用昂貴的器件進(jìn)行實(shí)時(shí)操作。 針對(duì)立體
目前,通信干擾的手段以信號(hào)大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費(fèi)比低,且容易暴露自身目標(biāo)等缺點(diǎn),而且隨著新的功率控制和信號(hào)處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了.
硬件設(shè)計(jì)者已經(jīng)開始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA.