基于現(xiàn)場可編程門陣列 (FPGA) 核心的實施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計方法。
本文設(shè)計實現(xiàn)了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時鐘提取的實現(xiàn)方法,此方法能夠提高同步時鐘的準(zhǔn)確度,從而提高誤碼測量精度。
介紹了USB 協(xié)議芯片F(xiàn)T245BM的工作原理,設(shè)計了FT245BM與FPGA的接口電路,給出了FPGA發(fā)送和接收數(shù)據(jù)幀狀態(tài)機(jī)的Verilog語言的描述,并介紹了PC機(jī)軟件的設(shè)計方法。
本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計方案。系統(tǒng)中利用FPGA狀態(tài)機(jī)高效地控制ADC進(jìn)行信號采集。在FPGA中搭建的模糊控制器通過對勵磁電流的連續(xù)調(diào)節(jié),實現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。
現(xiàn)代EDA(電子設(shè)計自動化)技術(shù)提供了一種很好的途徑,利用VHDL硬件描述語言和FPGA器件可以很方便地構(gòu)建鍵盤掃描模塊。經(jīng)過實際操作檢驗,該模塊可以很好地對每一次按鍵動作進(jìn)行掃描和響應(yīng),實現(xiàn)預(yù)先設(shè)計的功能。
主要介紹基于現(xiàn)場可編程門陣列(FPGA)的微波接力通信中FFT模塊的設(shè)計與實現(xiàn)方案。提出一種全并行流水結(jié)構(gòu),采用新一代大容量的高速Stratix系列FPGA可以在N個系統(tǒng)時鐘之內(nèi)完成N點的FFT,性能穩(wěn)定、運(yùn)算速度快,完全能滿足信號實時處理的要求。
介紹一種基于FPGA設(shè)計線陣CCD器件TCDl208AP復(fù)雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結(jié)果表明,該驅(qū)動電路結(jié)構(gòu)簡單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
依據(jù)X射線安檢設(shè)備各部分工作原理及控制要求,本文采用FPGA和以太網(wǎng)技術(shù)設(shè)計了基于FPGA的X射線安檢設(shè)備控制器。本文以Xilinx公司的ISE為開發(fā)平臺,在ModelSim中仿真了控制器各個模塊的功能,得到了符合控制器要求的波形。
基于FPGA的電渦流緩速器控制系統(tǒng)
主要介紹基于現(xiàn)場可編程門陣列(FPGA)的微波接力通信中FFT模塊的設(shè)計與實現(xiàn)方案。提出一種全并行流水結(jié)構(gòu),采用新一代大容量的高速Stratix系列FPGA可以在N個系統(tǒng)時鐘之內(nèi)完成N點的FFT,性能穩(wěn)定、運(yùn)算速度快,完全能滿足信號實時處理的要求。
介紹一種基于FPGA設(shè)計線陣CCD器件TCDl208AP復(fù)雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結(jié)果表明,該驅(qū)動電路結(jié)構(gòu)簡單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
在過去10年間,全世界的設(shè)計人員都討論過使用IC">ASIC或者FPGA來實現(xiàn)數(shù)字電子設(shè)計的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進(jìn)行比較。設(shè)計隊伍應(yīng)當(dāng)在ASIC設(shè)計中先期進(jìn)行NRE投資
Actel公司宣布繼續(xù)專注于新興的高增長便攜式應(yīng)用市場,并推出專為液晶顯示 (LCD) 控制應(yīng)用設(shè)計的靈活的低功耗方案。
靈思公司(Xilinx, Inc. )和Brilliant 電信公司日前宣布:針對下一代有線和無線網(wǎng)絡(luò)推出業(yè)界第一個基于FPGA的電信級時序(Timing)解決方案。
本文首先介紹了FIR濾波器和脈動陣列的原理,然后設(shè)計了脈動陣列結(jié)構(gòu)的FIR濾波器,畫出電路的結(jié)構(gòu)框圖,并進(jìn)行了時序分析,最后在FPGA上進(jìn)行驗證。
ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用(圖)