摘 要: 以晶閘管構(gòu)成的全橋整流電路為對象,分析和建立了兩種觸發(fā)器以實現(xiàn)對晶閘管的觸發(fā)控制。一種是以TCA785為核心芯片的模擬觸發(fā)器,另一種是以可編程邏輯陣列(FPGA)為核心芯片的數(shù)字觸發(fā)器。試驗表明兩種觸
網(wǎng)絡(luò)正在成為當今社會通信的骨干力量,現(xiàn)代化的設(shè)備迫切需要解決如何簡捷高速的接入問題,描述了基于FPGA的嵌入式技術(shù)。利用Altera公司的千兆以太網(wǎng)IP核,簡要介紹使用Altera的QuartusII和niosII IDE工具的設(shè)計流程設(shè)計千兆以太網(wǎng)控制器的方案。
1 前言 近年來,隨著半導體工藝技術(shù)和設(shè)計方法的迅速發(fā)展,系統(tǒng)級芯片SOC的設(shè)計得以高速發(fā)展,這已成為業(yè)界熱點。但是,由于SOC產(chǎn)品設(shè)計具有開發(fā)周期相對較長、高成本和高風險等特點,對市場的變化非常敏感,這使
Altera公司宣布,開始提供業(yè)界密度最高的收發(fā)器FPGA芯片。作為Altera® Stratix® IV GX FPGA系列中發(fā)售的第二個型號器件,EP4SGX530比市場上最大的收發(fā)器FPGA大60%。該器件提供530K邏輯單元(LE),48個工作速
基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案
1 前言 高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴大了應用范圍,并與以前的所有以太網(wǎng)兼容。全雙工的以太網(wǎng)協(xié)議并無傳輸距離的限制,只是在實際應用中,物理層技術(shù)限制了最
改革開放30年來,中國的電子產(chǎn)業(yè)發(fā)生了很大的變化。目前在金融危機的大背景下,人才的招聘和選擇尤其重要,但很多電子工程師很多抱怨工資低,待遇差,很多企業(yè)又抱怨招不到合適的人員,我想就這個問題談一下自己的看
用于AT91CAP9H的200萬門開發(fā)工具包(Atmel)
基于FPGA的HDB3編解碼器設(shè)計
招人雜談
招人雜談
摘要:本文采用FPGA器件EP1C6T144C8芯片代替單片機控制A/D轉(zhuǎn)換芯片ADC0809進行采樣控制,整個設(shè)計用VHDL語言描述,在QuartusⅡ平臺下進行軟件編程實現(xiàn)正確的A/D轉(zhuǎn)換的工作時序控制過程,并將采樣數(shù)據(jù)從二進制轉(zhuǎn)化成B
以89C51單片機和FPGA構(gòu)成的最小系統(tǒng)為核心,實現(xiàn)了一定頻帶范圍內(nèi)對一個未知四端網(wǎng)絡(luò)的幅頻特性和相頻特性的測量。該系統(tǒng)由掃頻信號發(fā)生器,幅度測量模塊,相位測量模塊,示波器顯示模塊等構(gòu)成。用數(shù)字頻率合成技術(shù)設(shè)計掃頻信號發(fā)生器。用戶通過按鍵測量特定頻率的頻率特性。掃頻測量時,可以選擇掃頻輸出信號的下限和上限以及步進值。示波器顯示出幅頻和相頻的曲線,界面友好。
信息時代的到來使人們需要共享越來越多的信息。隨著信息及其需求的爆炸性增長,信息的選擇及傳輸速率成為一個重要問題。有線電視網(wǎng)絡(luò)有其固有的高帶寬特性,適合大容量的數(shù)據(jù)傳輸和實時性要求,使寬帶數(shù)字接入成為可能。