臺積電28奈米(nm)制程代工營收再創(chuàng)佳績。在中科十五廠產(chǎn)能調(diào)節(jié)挹注下,臺積電28奈米供貨不足問題已獲得有效解決,并已開始帶動出貨量持續(xù)向上,預(yù)計下半年該產(chǎn)品線可占該公司晶圓銷售營收逾20%。 臺積電董事長暨總執(zhí)
21ic訊 賽靈思公司(Xilinx)日前宣布其旗下首批Artix™-7 FPGA 系列產(chǎn)品正式出貨。該新型器件將FPGA 技術(shù)的觸角延伸至那些小型、低成本可編程器件,然而性能傳統(tǒng)上卻只有Virtex® FPGA才能滿足的高性能應(yīng)用
賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )近日宣布其旗下首批Artix?-7 FPGA 系列產(chǎn)品正式出貨。該新型器件將FPGA 技術(shù)的觸角延伸至那些小型、低成本可編程器件,然而性能傳統(tǒng)上卻只有Virtex? FPGA才能滿足的高性能
摘要:為了緩解能源問題,在完全兼容現(xiàn)有供電系統(tǒng)的基礎(chǔ)上,該系統(tǒng)采用風(fēng)能和太陽能對電能進(jìn)行補給的方法,并且附帶快速檢測孤島效應(yīng),快速并網(wǎng)和斷網(wǎng)的功能。系統(tǒng)的功率電路部分采用全橋拓?fù)溥M(jìn)行逆變,數(shù)字控制系統(tǒng)
1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR
1、控制系統(tǒng)概述隨著工業(yè)的發(fā)展,三坐標(biāo)測量機越來越顯示出其重要作用。而電機控制系統(tǒng)對三坐標(biāo)測量機的運行有著非常重要的作用。由于FPGA可以現(xiàn)場可編程,可以實現(xiàn)專用集成電路,能滿足片上系統(tǒng)設(shè)計(SOC)的要求,使
基于FPGA的嵌入式監(jiān)控系統(tǒng)設(shè)計
基于FPGA的嵌入式監(jiān)控系統(tǒng)設(shè)計
1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR
1、控制系統(tǒng)概述隨著工業(yè)的發(fā)展,三坐標(biāo)測量機越來越顯示出其重要作用。而電機控制系統(tǒng)對三坐標(biāo)測量機的運行有著非常重要的作用。由于FPGA可以現(xiàn)場可編程,可以實現(xiàn)專用集成電路,能滿足片上系統(tǒng)設(shè)計(SOC)的要求,使
對FPGA這種特殊芯片產(chǎn)品的認(rèn)識開始于10年前對Altera公司的認(rèn)識。Altera公司獨特的嚴(yán)謹(jǐn)氣質(zhì)與FPGA這種芯片非常契合。多年來跟蹤報道Altera在FPGA技術(shù)上的不斷創(chuàng)新,加之后來有機會結(jié)識賽靈思公司,兩家業(yè)內(nèi)翹楚的針鋒
摘要利用FPGA 控制模塊,設(shè)計了OLED 真彩色動態(tài)圖像驅(qū)動控制電路。介紹采用FPGA 實現(xiàn)OLED 外圍控制電路和256 級灰度的方法,并分析電路中模塊的作用及整個電路的工作過程。電路系統(tǒng)采用基于Altera 公司的FPGA技術(shù)進(jìn)行
256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設(shè)計
在汽車電子中廣為采用的微控制器(MCU)正快速面臨時間和成本的壓力。使用MCU的主要優(yōu)勢一直以來都是‘創(chuàng)造具有高性價比的高階系統(tǒng)整合’。然而,在此一優(yōu)勢之下,有一些與元件本身相關(guān)的潛在成本是超乎于其
系統(tǒng)級芯片(SoC)解決方案被譽為半導(dǎo)體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機和數(shù)字電視等消費類電子產(chǎn)品到高端通信LAN/WAN設(shè)備中,這一器件隨處可見。過去,為了創(chuàng)建此類嵌入式系統(tǒng),設(shè)計工程師不得不在處理器、邏輯
采用FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計
利用Java良好的移植特性的FPGA可編程嵌入式系統(tǒng)
FPGA全局時鐘資源相關(guān)Xilinx器件原語及使用
FPGA/EPLD的自上而下(Top-Down)設(shè)計方法: 傳統(tǒng)的設(shè)計手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖中繪制所設(shè)計的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
FPGA/EPLD的自上而下設(shè)計方法及其優(yōu)缺點介紹