采用FPGA實現(xiàn)四階IIR數(shù)字濾波器,通過兩個二階節(jié)級聯(lián)構成數(shù)字橢圓低通濾波器。通帶內波紋小于0.1dB,阻帶衰減大于32dB。常用的數(shù)字濾波器有FIR數(shù)字濾波器和IIR數(shù)字濾波器。FIR數(shù)字濾波器具有精確的線性相位特性, 在信號處理方面應用極為廣泛,而且可以采用事先設計調試好的FIR數(shù)字濾波器
21ic訊 Altera公司今天宣布,公司加入了NFV開放平臺(OPNFV),這是運營商級、集成、開源的靈活平臺,旨在使用NFV(網(wǎng)絡功能虛擬化)加速新產(chǎn)品和服務的推出。作為一個開源項目
ARM(Advanced RISC Machines)既可以認為是一個公司,也可以認為是對一類微處理器的統(tǒng)稱,還可以認為是一項技術。基于ARM技術的微處理器應用約占據(jù)了32位 RISC微處理器75%以上的市場份額,ARM技術正在逐步滲入到人們生活的各個方面。
隨著信息技術的發(fā)展,數(shù)字信號處理技術成為數(shù)字化社會最重要的技術之一。由于數(shù)字信號處理器(DSP)速度快,穩(wěn)定性高,功耗小,近些年來在通信、圖像處理、自動控制等領域中得到了廣泛的應用。
21ic訊 Altera公司開發(fā)了基于其Arria® 10 SoC的存儲參考設計,與目前的NAND閃存相比,NAND閃存的使用壽命將加倍,程序擦除周期數(shù)增加了7倍。參考設計在經(jīng)過優(yōu)化的高性價
在航空電子設備、測試測量設備和醫(yī)療影像設備當中,高速、實時的數(shù)據(jù)采集與處理處于核心地位。過去,在模擬前端(AFE)和處理器之間,我們需要一塊FPGA或ASIC 來實現(xiàn)數(shù)字轉換和數(shù)字濾波功能
基于雷達(RADAR)和攝影機設計的應用正大舉進駐汽車駕駛安全領域。最初,自適應巡航控制和道路偏離警報等先進駕駛輔助系統(tǒng)(ADAS)只是一些非常便利的功能,而現(xiàn)在,它們在車
今天帶大家來設計一個自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設計的整體框架,AD轉換代碼的編寫,仿真,Avalon-MM總線接口的編寫,硬件系統(tǒng)還是基于上次的硬件系統(tǒng),不過我們不再用altera給我們
今天我們來講的是SDRAM的架構以及設計,這也是小墨第一次接觸架構,也談不上給大家講,就是把我理解的當做一個筆記分享給大家,我也試著做了一個SDRAM 的架構word文檔,在文章的后面,喜歡的朋友可以下載下來看一下
由于SDRAM本身就是一個比較復雜的東西,之前小墨在學這方面東西的時候感覺很是吃力,于是那時候便暫時放下了,知道年后這段時間,小墨又重新拾起這個知識點,想要一口氣把它調通了,再往下看其他的東西。學SDRAM,理
基于FPGA 的嵌入式圖像檢測系統(tǒng)因其快速的處理能力和靈活的編程設計使得它在工業(yè)現(xiàn)場的應用非常廣泛,通常這些系統(tǒng)都是通過采集圖像數(shù)據(jù)流并對它實時處理得到所需的特征信息。圖像數(shù)據(jù)的獲取是整個系統(tǒng)的第一步,作
某定向設備采用多普勒效應測向原理,即當天線振子做圓周運動時,天線振子本身與目標信號源就會產(chǎn)生相對速度,使振子感應到的信號產(chǎn)生了多普勒頻移,通過對振子感應信號相位的處理,從而達到測向的目的。而為了提高天
離散傅里葉變換DFT在通信、控制、信號處理、圖像處理、生物信息學、計算物理、應用數(shù)學等領域中有著廣泛的應用。FFT算法是作為DFT快速算法提出的,它將長序列的DFT分解為短序列的DFT,大大減少了運算量。FFT的FPGA實
隨著我國航空航天技術的迅速發(fā)展,對地面遙控遙測接收機的實時性和高速數(shù)據(jù)傳輸性能的要求越來越高。越來越多的遙測遙控地面信道處理器都采用了實時能力更強的高速DSP/FPGA架構設計方案?;贒SP/FPGA架構的設計方案
21ic訊 Altera公司今天發(fā)布其Stratix® 10 FPGA和SoC體系結構和產(chǎn)品細節(jié),這一下一代高端可編程邏輯器件在性能、集成度、密度和安全特性方面實現(xiàn)全面突破,勢必將云時代
Altera公司今天宣布,公司在2015年6月10號北京舉行的OpenPOWER中國峰會上為系統(tǒng)設計人員和軟件編程人員展示基于其FPGA的加速技術。
心率計是常用的醫(yī)學檢查設備,實時準確的心率測量在病人監(jiān)控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均
Altera公司今天發(fā)布其Stratix 10 FPGA和SoC體系結構和產(chǎn)品細節(jié),這一下一代高端可編程邏輯器件在性能、集成度、密度和安全特性方面實現(xiàn)全面突破,勢必將云時代的網(wǎng)絡通信技術推向又一個巔峰。
在衛(wèi)星通信系統(tǒng)中,發(fā)送端通常利用不同的分組時隙同步傳送處在同一傳輸頻帶內的各路信號,而接收端為了準確識別和分離出數(shù)據(jù)流中的各路信號,需要采用幀同步算法進行分組檢測和符號同步,其中分組檢測用來識別數(shù)據(jù)分
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學等領域,經(jīng)常涉及對寬帶模擬信號進行數(shù)據(jù)采集和存儲,以便計算機進一步進行數(shù)據(jù)處理。為了對高速模擬信號進行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上