摘要:為了在提高數(shù)據(jù)采集卡的速度的同時降低成本,設(shè)計(jì)了一種應(yīng)用流水線存儲技術(shù)的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)應(yīng)用軟件與硬件相結(jié)合的方式來控制實(shí)現(xiàn),通過MAX1308模數(shù)轉(zhuǎn)換器完成ADC的轉(zhuǎn)化過程,采用多片Nandflash流水線
為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計(jì)軟核,使用VHDL語言對軟核進(jìn)行模塊化設(shè)計(jì)。介紹了數(shù)據(jù)采集系統(tǒng)的硬件電路、USB固件程序、USB驅(qū)動程序以及LabVIEW上位機(jī)的設(shè)計(jì)。該數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)可移植性強(qiáng),有利于縮短同類型系統(tǒng)設(shè)計(jì)研發(fā)周期。
摘要:為了滿足數(shù)據(jù)采集及信號處理系統(tǒng)中對數(shù)據(jù)實(shí)時性的要求,采用TMS320VC5509為中心處理器,并對A/D轉(zhuǎn)換、電源及復(fù)位電路、時鐘電路、JTAG仿真電路等外圍硬件進(jìn)行了設(shè)計(jì),使其能夠在高速采樣信號下,及時對數(shù)據(jù)進(jìn)
摘要:為了滿足數(shù)據(jù)采集及信號處理系統(tǒng)中對數(shù)據(jù)實(shí)時性的要求,采用TMS320VC5509為中心處理器,并對A/D轉(zhuǎn)換、電源及復(fù)位電路、時鐘電路、JTAG仿真電路等外圍硬件進(jìn)行了設(shè)計(jì),使其能夠在高速采樣信號下,及時對數(shù)據(jù)進(jìn)
摘要:為了滿足數(shù)據(jù)采集及信號處理系統(tǒng)中對數(shù)據(jù)實(shí)時性的要求,采用TMS320VC5509為中心處理器,并對A/D轉(zhuǎn)換、電源及復(fù)位電路、時鐘電路、JTAG仿真電路等外圍硬件進(jìn)行了設(shè)計(jì),使其能夠在高速采樣信號下,及時對數(shù)據(jù)進(jìn)
摘要:為了解決高速數(shù)據(jù)采集以及數(shù)據(jù)傳輸問題,設(shè)計(jì)了基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)。方案以FPGA為控制核心,實(shí)現(xiàn)A/D控制、數(shù)據(jù)緩存雙口RAM和控制CY7C68013A三個功能。系統(tǒng)采用Verilog HDL語言,通過ISE軟件編
摘要:為了解決高速數(shù)據(jù)采集以及數(shù)據(jù)傳輸問題,設(shè)計(jì)了基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)。方案以FPGA為控制核心,實(shí)現(xiàn)A/D控制、數(shù)據(jù)緩存雙口RAM和控制CY7C68013A三個功能。系統(tǒng)采用Verilog HDL語言,通過ISE軟件編
在數(shù)據(jù)處理中為了更好地對被測對象進(jìn)行處理和分析,研究人員們把重點(diǎn)更多的放在高速、高精度、高存儲深度的數(shù)據(jù)采集系統(tǒng)的研究上 由于A/D芯片及高性能的FPGA的出現(xiàn),已經(jīng)可以實(shí)現(xiàn)高速高精度的數(shù)據(jù)處理,則
Linux是開放源代碼、網(wǎng)絡(luò)化的操作系統(tǒng),具有穩(wěn)定、高效、內(nèi)核可自由配置等特點(diǎn)。采用Linux 操作系統(tǒng)作為開發(fā)平臺與采用VxWorks 和Windows 作為開發(fā)平臺相比不僅有免費(fèi)的優(yōu)勢,而且對于發(fā)展核心技術(shù),提高信息安全有
基于Linux平臺的天氣雷達(dá)高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
基于Linux平臺的天氣雷達(dá)高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
高速數(shù)據(jù)采集系統(tǒng)中精確時標(biāo)的CPLD實(shí)現(xiàn)方法
摘要:激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不
激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不及時,影響系統(tǒng)可靠性、實(shí)時性。針對激光雷達(dá)回?fù)苄盘?,提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實(shí)現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設(shè)置參數(shù),并對異步FIFO數(shù)據(jù)讀寫進(jìn)行仿真,結(jié)合硬件結(jié)構(gòu)詳細(xì)地分析設(shè)計(jì)應(yīng)注意的問 題。系統(tǒng)采樣率為30MHz,采樣精度為12位。
摘要:激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不
激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不及時,影響系統(tǒng)可靠性、實(shí)時性。針對激光雷達(dá)回?fù)苄盘?,提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實(shí)現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設(shè)置參數(shù),并對異步FIFO數(shù)據(jù)讀寫進(jìn)行仿真,結(jié)合硬件結(jié)構(gòu)詳細(xì)地
為解決基于PCI卡的數(shù)據(jù)采集方案安裝不方便、傳輸速度慢、受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,可擴(kuò)展性差等問題,提出了基于USB-6281的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。系統(tǒng)以USB-6281高速數(shù)據(jù)采集卡為硬件平臺,借助NI-DAQmx驅(qū)動軟件,采用VC++高級語言編程對USB-6281進(jìn)行硬件驅(qū)動和控制,實(shí)現(xiàn)了數(shù)據(jù)高速采集、傳輸和存儲。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)在高采樣率下也能保持高精度,模擬輸出最大速率達(dá)2.8MS/s(2路),系統(tǒng)測量精度(滿量程)約0.01%。系統(tǒng)的擴(kuò)展性好,應(yīng)用面廣,可實(shí)現(xiàn)對工業(yè)生產(chǎn)中諸如溫度、壓力等各種物理量的測量和顯示。
基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)