超微技術(shù)長Mark Papermaster。圖/涂志豪
處理器大廠超微(AMD)技術(shù)長Mark Papermaster表示,目前已量產(chǎn)的Trinity加速處理器(APU)采用32奈米絕緣層上覆矽(SOI)制程,但明年進入28奈米制程后,將改成塊狀矽(Bulk CMOS)制程。據(jù)了解,主力產(chǎn)能在Bulk CMOS的晶圓代工龍頭臺積電(2330),可望取得超微低功耗Kabini及Temash等APU代工訂單。
超微今年的主力產(chǎn)品線中,繪圖晶片Southern Islands采用臺積電28奈米Bulk CMOS制程,主流APU晶片Trinity采用格羅方德(GlobalFoundries)32奈米SOI制程。至于針對小筆電、平板等設(shè)計的低功耗APU如Brazos 2.0、Hondo等,則委由臺積電以40奈米Bulk CMOS制程生產(chǎn)。
Mark Papermaster昨日接受本報記者專訪時證實,超微2013年在制程技術(shù)上將有重大變革,延用許久的SOI制程將在Trinity后停止,明年起APU晶片均將采用Bulk CMOS制程生產(chǎn)。對于晶圓代工伙伴,包括臺積電及格羅方德均會持續(xù)維持緊密合作關(guān)系。
據(jù)了解,超微2013年的產(chǎn)品線上,繪圖晶片Sea Islands仍會交由臺積電以28奈米制程生產(chǎn),主流APU晶片Kaveri則交由格羅方德以28奈米制程生產(chǎn)。原本市場認為低功耗晶片也會由格羅方德取得訂單,但現(xiàn)在已有變化,包括Kabini及Temash等APU晶片將轉(zhuǎn)臺積電以28奈米代工。
對于近期臺積電28奈米制程產(chǎn)能不足問題,Mark Papermaster表示,超微去年就率先在繪圖晶片導(dǎo)入28奈米,因為量產(chǎn)時程領(lǐng)先競爭同業(yè),早已預(yù)訂足夠產(chǎn)能因應(yīng)需求,所以超微目前并沒有感受到28奈米產(chǎn)能不足問題。
另外,超微宣布與矽智財授權(quán)廠安謀(ARM)跨平臺合作,將ARM TrustZone矽智財(IP)導(dǎo)入超微的APU產(chǎn)品線,Mark Papermaster表示,超微已改變過去只使用自家IP策略,未來會更彈性應(yīng)用第三方矽智財(third party IP),并納入超微系統(tǒng)單晶片研發(fā)當(dāng)中,推出可納入其它運算核心的模組化晶片。