www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]現(xiàn)代電子偵查技術(shù)要求能夠?qū)ν獠磕M信號(hào)進(jìn)行精確提取和分析,從而對(duì)數(shù)據(jù)采集的精度提出了很高的要求,本文提出了一種以FPGA 作為主控制器的高精度500M 數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方

現(xiàn)代電子偵查技術(shù)要求能夠?qū)ν獠磕M信號(hào)進(jìn)行精確提取和分析,從而對(duì)數(shù)據(jù)采集的精度提出了很高的要求,本文提出了一種以FPGA 作為主控制器的高精度500M 數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方法,詳細(xì)地闡述了各硬件平臺(tái)的具體構(gòu)成。最后利用QUARTUS 內(nèi)部的嵌入式邏輯分析儀(SignalTap ii)可以觀察到被采集到的信號(hào)并且對(duì)數(shù)據(jù)的有效位數(shù)及性能進(jìn)行簡(jiǎn)略分析。

0 引言

隨著數(shù)字通信技術(shù)的逐步發(fā)展,高速數(shù)據(jù)采集系統(tǒng)已經(jīng)逐步取代傳統(tǒng)的數(shù)據(jù)采集系統(tǒng),其廣泛應(yīng)用在眾多場(chǎng)合。新一代可編程邏輯器件FPGA 都擁有較多的IO 端口以及強(qiáng)大的數(shù)據(jù)處理能力,這也為高速高精度數(shù)據(jù)采集系統(tǒng)的研發(fā)提供了基礎(chǔ)條件。

1 工作原理

本文設(shè)計(jì)的數(shù)據(jù)采集卡硬件原理框圖1 如下所示。

 


如圖1 所示,前端模擬電路將外界的模擬信號(hào)轉(zhuǎn)化成為ADC能夠接收到的數(shù)據(jù)格式;高速時(shí)鐘電路提供500MHz 的高速時(shí)鐘,ADC 在此時(shí)鐘作用下,進(jìn)行ADC 變換。在整個(gè)數(shù)據(jù)采集卡中,F(xiàn)PGA 是進(jìn)行采集控制,以及數(shù)據(jù)接收的核心。FPGA 按照1 :4 的比率對(duì)將接收到的500MHz 的LVDS 差分?jǐn)?shù)據(jù)流進(jìn)行分流和降速。

數(shù)據(jù)分流之后由于數(shù)據(jù)速率與USB 接口數(shù)據(jù)傳輸速度不同,所以還要進(jìn)行FIFO 緩沖。FIFO 的寫時(shí)鐘與串行收發(fā)器保持同步,當(dāng)FIFO 緩沖器被寫滿之后,由FPGA 讀取FIFO 緩沖器中的數(shù)據(jù),并且將數(shù)據(jù)通過USB 接口芯片傳輸?shù)缴衔粰C(jī)中進(jìn)行顯示或者存儲(chǔ)。

2 系統(tǒng)設(shè)計(jì)

數(shù)據(jù)采集卡主要包括高速A/D 轉(zhuǎn)換模塊、FPGA 主控模塊和USB 接口電路三個(gè)模塊。

2.1 高速A/D 轉(zhuǎn)換模塊

ADC 芯片作為模數(shù)轉(zhuǎn)換的核心,設(shè)計(jì)采用TI 公司推出的ADS5463,其采用流水線型結(jié)構(gòu),最高采樣速度500MSPS,精度12位,擁有高速差分?jǐn)?shù)字接口LVDS.

對(duì)于高速ADC 采樣電路,模擬信號(hào)輸入接口的設(shè)計(jì)不僅要保證足夠的傳輸帶寬而且要完成將單端的輸入信號(hào)變成差分信號(hào)的功能。本設(shè)計(jì)使用射頻變壓器將單端輸入轉(zhuǎn)換為差分輸入,并通過TI 公司生產(chǎn)的可級(jí)聯(lián)中頻放大器THS9001 芯片實(shí)現(xiàn)中頻信號(hào)放大的功能。

在A/D 轉(zhuǎn)換模塊中,采樣始終的質(zhì)量非常重要。在本文的設(shè)計(jì)中,采用了鎖相環(huán)芯片CDCM61001 生成采樣時(shí)鐘,并利用FPGA內(nèi)部PLL 資源倍頻生成采樣時(shí)鐘作為備用的采樣時(shí)鐘。本設(shè)計(jì)是用25M 的時(shí)鐘倍頻20 倍生成500M 以LVPECL 格式的差分電平形式。

高速A/D 轉(zhuǎn)換模塊的原理圖如圖2 所示:

 


2.2 FPGA 主控模塊

FPGA 是整個(gè)采集模塊的控制核心,其主要的功能是接收數(shù)據(jù),并且對(duì)數(shù)據(jù)進(jìn)行降速、分流以及緩沖,并且將數(shù)據(jù)傳通過USB接口傳輸給上位機(jī)。在本文的設(shè)計(jì)設(shè)計(jì)中,選擇Cyclone II 系列的EP2C35F672C6,它屬于一款中等密度的FPGA,相比較于ASIC低得多的成本在單片機(jī)上實(shí)現(xiàn)復(fù)雜的數(shù)字系統(tǒng)。

設(shè)計(jì)使用FPGA 的Bank3 和Bank4 接收來自ADS5463 輸出的高速LVDS 數(shù)據(jù),包括DRY(數(shù)據(jù)輸出準(zhǔn)備好)以及OVR(數(shù)據(jù)溢出位)。Bank5 和Bank6 用于USB 接口芯片的控制,其余BANK 留作擴(kuò)展之用。

在FPGA 主控模塊中,AD 輸出信號(hào)和時(shí)鐘信號(hào)被傳輸?shù)紽PGA 中的DIFFIO_RX p/n 通道上。其中p 表示正差分通道信號(hào),而n 表示負(fù)差分通道信號(hào)。在這部分的軟件設(shè)計(jì)中,使用altvds模塊接收ADC 的輸出數(shù)字信號(hào)、始終信號(hào),并且利用DMUX 對(duì)數(shù)據(jù)流進(jìn)行串行- 并行轉(zhuǎn)換,以方便對(duì)輸入信號(hào)的后續(xù)操作。

數(shù)據(jù)流在DMUX 模塊的仿真結(jié)果如圖3 所示。

 


如圖3 所示,Data_in 是一路500MHz 的數(shù)據(jù)流,而dout1,2,3,4 為Data_in 通過DMUX 進(jìn)行降速和分流之后的結(jié)果。從圖中可以看出,500MHz 的高速數(shù)據(jù)流經(jīng)過DMUX 降速、分流之后的輸出較干凈、平滑,在高速狀態(tài)下,達(dá)到這種結(jié)果是比較理想的,對(duì)系統(tǒng)設(shè)計(jì)上也是很有利的。

經(jīng)過DMUX 降速之后的數(shù)據(jù)流已經(jīng)達(dá)到了FPGA 的處理要求,但是由于FPGA 的處理速度和與上位機(jī)相連的USB 接口速率不匹配,為此需要采用FIFO 來進(jìn)行緩沖。在本文的設(shè)計(jì)中,采用兩個(gè)容量為4K,寬度為32 位的FIFO 來來作為FPGA 與USB 接口之間的數(shù)據(jù)緩沖。FPGA 接收高速DMUX 降速后的數(shù)據(jù)流,并且寫入到FIFO 中,當(dāng)FIFO 寫滿8K 之后,啟動(dòng)讀始終,將FIFO 中的數(shù)據(jù)通過USB 接口分批讀取到上位機(jī)中。

2.3 USB 接口電路設(shè)計(jì)

USB 接口的主要功能是將FPGA 緩沖區(qū)中的數(shù)據(jù)讀取到上位機(jī)中。在本文的設(shè)計(jì)中,USB 接口電路采用CYPRESS 公司CY7C68013A 芯片。CY7C68013A 芯片集成了串行接口引擎來方便讀取FPGA 中的數(shù)據(jù)。芯片采用2MHz 的時(shí)鐘信號(hào),同時(shí)使用外部EEPROM 存儲(chǔ)固件程序。在USB 接口電路的初始化過程中,首先需要從EEPROM 中讀取固件程序。FPGA 通過USB 接口與上位機(jī)進(jìn)行數(shù)據(jù)傳送的流程圖如圖4 所示。

 


如圖4 所示,EZ-USB FX2 芯片中包含有GPIF 和SlavFIFO 兩種接口方式,可以滿足不同數(shù)據(jù)流速度以及用戶對(duì)數(shù)據(jù)處理實(shí)時(shí)性的要求。在CY7C68013A 芯片中,其接口時(shí)鐘與FPGA中的IFCLK 引腳連接,從而在FPGA 中的FIFO 緩沖寫滿時(shí),F(xiàn)PGA可以控制USB 接口電路開始從FIFO 緩沖區(qū)中讀取數(shù)據(jù)。

USB 接口的主要工作室實(shí)現(xiàn)對(duì)FIFO 緩沖區(qū)中數(shù)據(jù)的讀取,因此其設(shè)計(jì)的邏輯也主要是對(duì)FIFO 讀、寫狀態(tài)機(jī)的監(jiān)控,其實(shí)現(xiàn)的流程如下:在接收到數(shù)據(jù)讀指令之后,分成8 次讀取FIFO中的128 位數(shù)據(jù),并且將這些數(shù)據(jù)一起存放到FPGA 控制寄存器組中;將FPGA 的FIFO 中的數(shù)據(jù)讀出,并且寫入到EP6 端點(diǎn)緩沖區(qū)中。狀態(tài)機(jī)先由空閑狀態(tài)進(jìn)入等待狀態(tài);當(dāng)EP2 不為空時(shí),進(jìn)入讀狀態(tài)EP2 ;當(dāng)讀命令有效時(shí),那么就進(jìn)行數(shù)據(jù)的讀取并且發(fā)送相應(yīng)的命令,之后回到空閑狀態(tài);在等待狀態(tài)下,當(dāng)EP2 為空,EP6 不滿時(shí),開始寫EP6,寫滿后也回到空閑狀態(tài)。[!--empirenews.page--]

3 系統(tǒng)測(cè)試采用以產(chǎn)生頻率為20MHz 的高頻信號(hào)發(fā)生器,峰值為2.36Vpp 的正弦波作為模擬輸入。系統(tǒng)的測(cè)試采用SignalTapII來獲取兩路數(shù)據(jù)采樣數(shù)據(jù),并且模擬轉(zhuǎn)后后存入到FIFO 中的數(shù)據(jù)和信號(hào)。采樣數(shù)據(jù)的模擬波形圖如圖5 所示。

 


從圖5 可以看出,由于兩路輸入的信號(hào)存在一定的增益和偏移誤差,從而導(dǎo)致所收集數(shù)據(jù)的信號(hào)增幅值之間,產(chǎn)生了不一致現(xiàn)象。采用快速傅里葉變化分析法,首先在輸入的輸入信號(hào)上采集N 個(gè)點(diǎn)做快速傅里葉變換,假設(shè)信號(hào)譜線在K 和N-K-1 之間,那么就可以得到信噪諧波比SINAD :

 

為避免信號(hào)頻譜泄露,要求波形的采樣率fs 和輸入信號(hào)頻率f0,滿足其f0=fs*M/N,其中M 為一個(gè)合適的正整數(shù)。

 

此方法可以進(jìn)行ADC 的有效位數(shù)的測(cè)試,實(shí)驗(yàn)ENOB,將其取6 次得到的平均結(jié)果約為6.2.后面還要將采集到的數(shù)據(jù)進(jìn)行進(jìn)一步的分析,來檢驗(yàn)通道間的不匹配對(duì)系統(tǒng)性能的影響。

4 結(jié)論

介紹了一種基于FPGA 基于FPGA 和USB2.0 的高精度數(shù)據(jù)采集系統(tǒng),通過FPGA 對(duì)AD 的工作方式,進(jìn)行合理的配置,并充分利用其內(nèi)部自帶的邏輯資源,實(shí)現(xiàn)對(duì)數(shù)據(jù)的緩存,避免使用其他微處理器進(jìn)行的數(shù)據(jù)處理,本設(shè)計(jì)可以很好的減少芯片數(shù)和空間體積,更有利于FPGA 的發(fā)揮,具有簡(jiǎn)單、靈活、功能多樣的特點(diǎn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉