脈沖延遲電路
;;; 圖14-55所示為脈沖延遲電路,其輸出脈BAS21DW5T1G沖相對(duì)于輸入脈沖在時(shí)間上整體向后延遲了一定時(shí)間,延遲量由RC網(wǎng)絡(luò)決定。脈沖延遲電路由兩個(gè)施密特觸發(fā)器D,和D2等構(gòu)成,延遲時(shí)間Ims。在D.的輸入端接有R1、C,積分電路,利用積分電容的充放電作用,使輸入脈沖延遲。;;;;;;;;;;;;;
;;; 圖14-56所示為多諧振蕩器電路。施密特觸發(fā)器組成多諧振蕩器時(shí),電路非常簡(jiǎn)單,僅需外接一個(gè)電阻和一個(gè)電容。電阻R跨接在施密特觸發(fā)器D兩端,與電容C構(gòu)成充放電回路,泱定多諧振蕩器的振蕩頻率。改變R、C的大小即可改變振蕩頻率。同時(shí),振蕩頻率還與電路的電源電壓VD。、施密特觸發(fā)器的正負(fù)閾值電壓Ur+和UT一有關(guān)。電路輸出信號(hào)Uo為連續(xù)的脈沖方波。
;;; 圖14-55脈沖延遲電路決定振蕩頻率圖14-56施密特觸發(fā)器構(gòu)成多諧振蕩器。